第三章-计算机硬件工作原理知识点
9页1、第三章 计算机硬件工作原理知识点1.cpu的组成:P49运算器和控制器(寄存器组、cache)2.cpu的功能:P48操作控制、指令控制、时间控制、数据加工3.指令系统是:P52是一台计算机所能执行的全部指令的集合4.时序控制方式有几种,简述之:P62同步控制方式:各项操作与统一的时序信号同步。基本特征:将操作时间划分为许多时钟周期,周期长度固定,每个时钟周期完成一步操作。异步控制方式:是指各项操作按其需要选择不同的时间,不受统一的时钟周期的约束,各操作之间的衔接与各位件之间的信息交换采取应答方式。基本特征:在异步控制所涉及的范围内,没有统一的时钟周期划分和同步定时脉冲,但存在着申请、响应、询问、回答一类的应答关系。联合控制方式:同步控制和异步控制相结合的方式。在功能部件内部采用同步方式或以同步方式为主的控制方式,在功能部件之间采用异步方式。5.指令周期是:P61是指从取指令、分析取数到执行完该指令所需的全部时间。6.微程序控制是:P64第一是将控制器所需要的微命令以代码形式编成微指令,存入一个用构成的控制存储器中。当机器运行时,一条又一条地读出这些微指令,从而产生全机所需要的各种操作
2、控制信号,使相应部件执行所规定的操作 。这一思想的关键是将存储逻辑引入了。第二是将各种机器指令的操作分解成若干微操作序列。每条微指令包含的微命令控制实现一步操作。这一思想将程序技术引入的构成级。7.简述存储器的几种分类:P67按存储器在计算机系统中的作用分类: 高速缓冲存储器、主存储器、辅助存储器按存取方式分类:随机存取存储器、只读存储器、顺序存取存储器、直接存取存储器按存储介质分类:磁芯存储器、半导体存储器、磁表面存储器、光存储器按信息的可保存性分类:易失性和非易失性8.存储器的三层存储体系是指:P69Cache、主存、辅存9.主存的主要性能指标有:69容量、存取速度、主存带宽、存储器的可靠性补充:什么是基本记忆单元?70计算机中通常把寻址单位叫存储单元。一个存储单元可以存放一个数据字或者一个字节。一个存储单元由若干个基本的记忆单元(存储元)组成,一个记忆单元(存储元)存放一位二进制数。10.简述主存分为哪两类,这两类又分别如何分类:72(随机存储器)、(只读存储器)分为(静态随机存储器)、(动态随机存储器)分为掩模型、可编程只读存储器()、可改写可编程只读存储器()、电擦除可编程只
3、读存储器()11.SRAM和DRAM分别靠什么来存贮信息:利用双稳态触发器来存储信息利用管栅极电容来存储信息它们的区别:静态存储器(SRAM):读写速度快,生产成本高,多用于容量较小的高速缓冲存储器。动态存储器(DRAM):读写速度较慢,集成度高,生产成本低,多用于容量较大的主存储器。静态和动态存储器芯片特性比较 SRAM DRAM存储信息 触发器 电容 破坏性读出 非 是需要刷新 不要 需要 运行速度 快 慢存储成本 高 低动态存储器的定期刷新:在不进行读写操作时,DRAM 存储器的各单元处于断电状态,由于漏电的存在,保存在电容CS 上的电荷会慢慢地漏掉,为此必须定时予以补充,称为刷新操作12.如果用4K*4bit的芯片组成16K*8bit的存储器,简述如何组织芯片:P73要使用16K*8bit 4K*4bit片芯片采用字位扩展方式,13.上题中的存储器,需要多少根地址线,多少根数据线,地址寄存器有多少位,数据寄存器有多少位?地址线为根,数据线为根。地址寄存器是位,数据寄存器有位。14.高速缓冲存储器是:P81在计算机存储系统的层次结构中,是介于中央处理器和主存储器之间的高速小容量的
《第三章-计算机硬件工作原理知识点》由会员F****n分享,可在线阅读,更多相关《第三章-计算机硬件工作原理知识点》请在金锄头文库上搜索。
2023-05-28 3页
2023-07-17 22页
2023-06-14 21页
2024-01-22 3页
2023-05-24 4页
2023-03-10 12页
2023-08-05 3页
2023-05-01 6页
2023-04-07 8页
2022-11-14 30页