
计数器模式控制电路设计习题解答.pdf
7页任务 7.3 计数器模式控制电路设计习题解答一、测试(一)判断题1. 异步二进制计数器结构简单,但计数速度比同步二进制计数器慢答案: T 解题:异步二进制计数器结构简单,但计数速度比同步二进制计数器慢2. 同步时序逻辑电路具有统一的时钟CP 控制答案: T 解题:同步时序逻辑电路具有统一的时钟CP 控制3. 10 进制计数器由 10 个触发器组成答案: F 解题: 10 进制计数器由 4 个触发器组成4. 3 位二进制计数器可以作为十六分频器使用答案: F 解题: 3 位二进制计数器可以作为8 分频器使用5. 集成计数器中异步清0 端不受 CP 脉冲信号的影响答案: T 解题:集成计数器中异步清0 端不受 CP 脉冲信号的影响6. 集成计数器中同步置数端不受CP 脉冲信号的影响答案: F 解题:集成计数器中同步置数端受CP 脉冲信号的影响7. 集成同步十进制加法计数器74LS160 的管脚图和功能表与74LS161 基本相同,唯一不同的是74LS160 是十进制计数器,而74LS161 是二进制计数器答案: T 解题: 集成同步十进制加法计数器74LS160 的管脚图和功能表与74LS161 基本相同,唯一不同的是74LS160 是十进制计数器,而74LS161 是二进制计数器。
8. 在 74LS161 构成 N 进制计数器电路中,将Q3、Q0 通过与非门输出连接到置数 LD 端那么该电路构成了9 进制计数器答案: F 解题:构成 Q3Q2Q1Q0为 1001=9 ,置数 LD 端为同步功能所以实现10 进制计数器9. 在 74LS160 构成 N 进制计数器电路中,将Q2、Q0 通过与非门输出连接到置数 LD 端那么该电路构成了6 进制计数器答案: T 解题:构成 Q3Q2Q1Q0为 0101=5 ,置数 LD 端为同步功能所以实现6 进制计数器10. 在 74LS160 构成 N 进制计数器电路中, 将 Q3、Q2 通过与非门输出连接到清零 CR 端那么该电路构成了12 进制计数器答案: F 解题:构成 Q3Q2Q1Q0为 1100=12 ,清零 CR 端为异步功能但 74LS160 为十进制计数器所以不会出现12 进制功能,而是 10 进制状态二)选择题1. 同步计数器计数器是指()A. 触发器可以用不同的时钟脉冲,只要计数输入脉冲是接入最后一个触发器B. 全部触发器用同一个时钟脉冲,且此脉冲就是计数输入脉冲接入C. 触发器可以用不同的时钟脉冲,只要计数输入脉冲是接入最开始得一个触发器。
D. 部分触发器时钟脉冲用计数脉冲,部分触发器时钟脉冲由其他触发器输出信号提供答案: B 解题:同步计数器计数器是指全部触发器用同一个时钟脉冲,且此脉冲就是计数输入脉冲接入 . 2. 构成一个五进制的计数器至少需要()个触发器A. 5 B. 4 C. 3 D. 2 答案: C 解题:构成一个五进制的计数器至少需要3 个触发器 . 3. 同步四位二进制加法计数器74LS161 输入端LD的功能为()A. 同步置数控制端B. 异步置 0 控制端C. 计数控制端D. 异步置 1 控制端答案: A 解题:同步四位二进制加法计数器74LS161 输入端/LD 的功能为同步置数控制端. 4.按各触发器的 CP 所决定的状态转换区分, 计数器可分为 ()计数器A加法、减法和可逆B同步和异步C二、十和 M 进制答案: B 解题:按各触发器的 CP 所决定的状态转换区分,计数器可分为同步和异步计数器5.至少( )片 74197 (集成 4 位二进制计数器)可以构成M=1212的计数A. 12 B. 11 C. 3 D. 2 答案: C 解题:2 个 74197 可以最大构成 16 16=256计数器, 3 个 74197 可以最大构成 1616 16=4096计数器 . 6.模为 64 的二进制计数器,它有()位触发器构成。
A.64 B.6 C.8 D.32 答案: B 解题: n 个触发器最大可以构成2 的 n 次模7. 下图所示了某计数器的时序图,由此可判定该计数器为() A十进制计数器B九进制计数器C四进制计数器D八进制计数器CPQ0Q1Q2Q3答案: A 解题: 10 个状态十进制计数器8.在 74LS161 构成 N 进制计数器电路中,将Q3、Q1、Q0 通过与非门输出连接到 CR 清零端那么该电路构成了()进制计数器A.10 B.11 C.12 D.13 答案: B 解题:构成 Q3Q2Q1Q0为 1011=11 ,清零功能为异步功能所以实现11 进制计数器9. 在 74LS161 构成 N 进制计数器电路中,将Q3、Q1 通过与非门输出连接到置数 LD 端那么该电路构成了()进制计数器A.10 B.11 C.12 D.13 答案: B 解题:构成 Q3Q2Q1Q0为 1010=10 ,清零功能为同步功能所以实现11 进制计数器10. 在 74LS160 构成 N 进制计数器电路中, 将 Q3、Q1 通过与非门输出连接到置数 LD 端那么该电路构成了()进制计数器A.10 B.11 C.12 D.13 答案: A 解题:在 74LS160 是十进制计数器。
虽然Q3Q2Q1Q0为 1010=10 ,清零功能为同步功能,构成11 进制计数器但还是不出现11 个状态二、课后作业1.由四位二进制计数器74161 及门电路组成的时序电路如图题1 所示要求:(1)分别列出 X=0 和 X=1 时的状态图;(2)指出该电路的功能1&0010RDLD11111000&74161Q0Q1Q2Q3D0D1D2D3EPETCOLDCPRD74161Q0Q1Q2Q3D0D1D2D3EPETCOLDCPRDCPX图 题 1 解题:(1)X=0 时,电路为 8 进制加计数器,状态转换图为:100011002Q1Q0Q3Q100110111010111111101101(2)X=1 时,电路为 5 进制加计数器,状态转换图为:100011002Q1Q0Q3Q1001101110102.由四位二进制计数器74161组成的时序电路如图所示列出电路的状态表,假设 CP 信号频率为 5kHz ,求出输出端 Y 的频率11RDLD001174161Q0Q1Q2Q3D0D1D2D3EPETCOLDCPRDCPY图 题 2 解题:状态图如图所示:0100010101102Q1Q0Q3Q10000111F 信号为 CP 信号的五分频,因此其频率为1kHz 。
3.试分析下图十进制同步加法计数器74LS160 电路的逻辑功能11&CP1C74LS160(1)Q0Q1Q2Q3D0D1D2D3EPETCOLDCPRD74LS160(2)Q0Q1Q2Q3D0D1D2D3EPETCOLDCPRD图题 3 解题: 28 进制加法计数器8421BCD 码输出)4.试用 74LS160 的同步置数和异步清理功能构成6 进制计数器解题:(1)因为 74LS160置数功能为同步,所以要实现七进制计数器,所以输出状态SN=N-1, 其中 N 表示进制数故 SN=6= ”0101 ”,即计数器输出端Q2、Q0通过与非门与置数端LD 进行连接2)同时 74LS160 代清理端为异步功能,所以要实现七进制计数器,所以输出状态 SN=N, 其中 N 表示进制数故 SN=7= ”0110 ”,即计数器输出端Q2、Q1通过与非门与置数端LD 进行连接。