
《数字逻辑设计及应用》试题.doc
12页A卷 第 1 页 共 4 页 〇 考 生 答 题 不 得 过 此 线 ○ ○ 密 封 线 ○班级 学号 姓名课程名称: 数字逻辑设计及应用 班级: 题 号一二三四五六七八九十总分得 分一、填空题:(每空2分,共30分)1、十进制数8对应的余3码为__________B,格雷码为__________B2、集电极开路(OC)门电路输出端可以并联在一起,实现______功能3、设TTL门电路的RON和ROFF分别为2KΩ和0.7KΩ,则以下电路输出端的逻辑表达式为Y=_________________0.3K0.3K&&=1YAB4、当控制端无效时,三态门输出端表现为________。
5、以下逻辑运算的结果分别是: 6、任意两个不同的最大项的逻辑和_____________7、逻辑函数的最简形式为 =___________________8、下图所示卡诺图对应的函数F(A,B,C,D)的标准或与式是F=____________________________________9、逻辑函数的最简与或式为 =_________________________10、以下单元逻辑电路的功能是______________________________ 11、输出端能驱动同类型门的个数称为一个门的_________________12、10根位置线的存储器至少有________个存储单元13、N个触发器可构成_______位扭环型计数器A卷 第 2 页 共 4 页 〇 考 生 答 题 不 得 过 此 线 ○ ○ 密 封 线 ○班级 学号 姓名二、试用74LS138和与非门设计一个三位奇偶校验器,当三个输入中有奇数个1时输出为1,否则输出为0。
10分)三、试用8路数据选择器实现下列的逻辑函数:(12分)A卷 第 3 页 共 4 页 〇 考 生 答 题 不 得 过 此 线 ○ ○ 密 封 线 ○ 班级 学号 姓名四、有一下降沿触发的边沿JK触发器,其时钟CP及输入J、K端的信号波形如下图所示,试画出及端的输出波形(触发器初始状态假设为“0”)12分) 五、由D触发器构成的时序电路如下图所示,现要求:(1) 求出该电路的状态表和状态图;(8分)(2)画出相应的时序图4分) A卷 第 4 页 共 4 页 〇 考 生 答 题 不 得 过 此 线 ○ ○ 密 封 线 ○班级 学号 姓名六、以下是两片74LS161计数器组成的可编程分频器:(1) 若预置值I7~I0=11110000,试求分频系数(即模值)M;(6分)(2)若要求分频系数(即模值)M=80,试求预置值I7 ~I0。
6分) 附:74LS161功能表七、以下是74LS194移位寄存器的应用电路,试求出其状态图并指出其逻辑功能12分)附:74LS194功能表友情提示:部分文档来自网络整理,供您参考!文档可复制、编制,期待您的好评与关注! / 。












