好文档就是一把金锄头!
欢迎来到金锄头文库![会员中心]
电子文档交易市场
安卓APP | ios版本
电子文档交易市场
安卓APP | ios版本

高性能视频开发验证平台系统的设计硕士论文.doc

84页
  • 卖家[上传人]:s9****2
  • 文档编号:433954210
  • 上传时间:2022-10-09
  • 文档格式:DOC
  • 文档大小:7.02MB
  • / 84 举报 版权申诉 马上下载
  • 文本预览
  • 下载提示
  • 常见问题
    • 浙江大学硕士学位论文硕 士 学 位 论 文论文题目 高性能视频开发验证平台系统的设计__High Performance Video Development and Verification PlatformWritten byQingXiao JiangDirected byProf. Yu LuDepartment of Information Science and Electronic EngineeringZhejiang UniversityHangzhou, 310027P.R.ChinaFebruary 2006Submitted in conformity with the requirements for the degree of masterin Zhejiang University学位论文原创性声明本人郑重声明:所呈交的论文是本人在导师的指导下独立进行研究所取得的研究成果除了文中特别加以标注引用的内容外,本论文不包含任何其他个人或集体已经发表或撰写的成果作品对本文的研究做出重要贡献的个人和集体,均已在文中以明确方式标明本人完全意识到本声明的法律后果由本人承担。

      作者签名: 日期: 年 月 日学位论文版权使用授权书本学位论文作者完全了解学校有关保留、使用学位论文的规定,同意学校保留并向国家有关部门或机构送交论文的复印件和电子版,允许论文被查阅和借阅本人授权      大学可以将本学位论文的全部或部分内容编入有关数据库进行检索,可以采用影印、缩印或扫描等复制手段保存和汇编本学位论文涉密论文按学校规定处理作者签名: 日期: 年 月 日导师签名: 日期: 年 月 日摘 要视频编解码技术在日新月异的飞速发展,为了迎合高速发展的多媒体和集成电路技术,现在的VLSI开发需要大大缩短其开发周期以提高竞争地位一般来说,随着某个高级视频解码标准的提出,总会在第一时间有相应的硬件解码器结构FPGA原型验证开发系统由于其相对于ASIC有着前期设计成本低,回避设计风险,便于功能验证等特点,在视频编解码系统开发中有着极大的应用空间随着高性能视频编解码器的开发需求越来越高,对基于FPGA的高性能视频开发与原型验证系统的需求也越来越大本文提出了基于FPGA的高性能视频开发验证平台的设计,这一设计是在原有的MPEG-4编解码芯片开发系统的基础上进行开发和设计的,可以满足高性能视频编解码器开发的需求。

      其设计目标为H.264 high 4:4:4@4 AVS Jizhun@6.2 等高端的视频编解码器的开发,支持1920×1080(4:4:4)的分辨率平台具有如下的特征使其具有针对高性能视频编解码器的开发能力:l 大规模高速可编程逻辑资源用于开发高复杂度的视频编解码器l 大容量高速外存储器资源用于存储高分辨率的图像数据l 高速数据传输通道用于传输高带宽的码流数据l 多种视频输入输出接口以应付不同的开发需要l 多种测试手段和工具以测试开发使用l 提供接口应用模块以提高开发验证的效率,缩短开发周期l 充分考虑兼容性,以应对不同目标要求的视频开发需求由于上述的特性,平台有着相当广泛的应用领域本文还介绍了基于高性能视频开发验证平台进行的AVS D1解码器开发设计和AVS运动矢量预测模块AGU的开发设计并介绍了对模块进行了纯软件环境和实现后验证的方法,以确保模块内部逻辑和在平台环境中工作的正确性本文还给出了MPEG-4编解码芯片开发系统、高性能视频开发验证平台和SMIC 0.18μm 单元库三者在统一的约束条件下综合后的比较结果概括起来,本文的工作贡献包括以下方面:1. 总结了高性能视频编解码器开发的需求, 总结了原有开发系统的优势以及其缺陷和不足,并充分整合到新设计中;2. 给出了基于FPGA的高性能视频开发与验证平台整体设计,设计充分体现了高性能的特点,注重开发验证过程的便利性和兼容性;3. 给出了在平台上模块开发进行软件验证和综合后验证的方法;4. 在平台上进行了视频编解码器模块的开发和设计,并给出了新旧平台与标准单元库之间综合的比较结果。

      关键词:视频编解码器、开发验证平台、高性能ABSTRACT Video coding technique is developing fastly in recent years. A short design period of VLSI is required for competition reasons. The FPGA based development and verification systems are very useful for many applications considering of its low-price and fast verification. With the development of new video coding standard, the complexity and circuit density of the video codecs are much higher than before. There is clear requirement for high-performance FPGA-based video development and verification system. This thesis introduces an FPGA based high performance video development and verification platform. This platform is designed based on the original MPEG-4 video codec ASIC development system. The high performance video development and verification platform aimed at H.264 high 4:4:4 Profile@ Level 4 or AVS Jizhun Profile@ Level 6.2 etc. video codec design and verification. It supports the resolution of 1920×1080(4:4:4). The key features for this platform are listed as follow, l Large-scale and high-speed programmable logic,l Large-scale and high-speed on-board memoryl High-speed data transaction port,l Different type video in/out ports,l Large-number of test ports and tools,l Interface driving modules, andl Compatibility to early version.This thesis also introduces the development process of AVS D1 decoder and the AVS motion vector prediction module (AGU) based on this high performance video development and verification platform. The way of software and after-implementation verification processes of the AGU is also introduced. Finally, comparisons of synthesis with the same constrain are given among the MPEG-4 codec development system, high performance video development and verification platform and SMIC 0.18μm cell library.Keywords:Video codec, Development and verification platform, High performance目 录摘 要 1ABSTRACT 2目 录 3图表目录 5第1章 绪 论 71.1视频编码标准的发展 71.2视频编解码芯片开发 81.2.1视频编解码芯片开发方法 91.2.2 ASIC设计流程 91.2.3 FPGA与ASIC设计 101.2.4视频编解码器体系结构 111.3 本研究的意义及论文主要内容 13第2章 MPEG-4编解码芯片开发系统 142.1 MPEG-4编解码芯片开发系统简介 142.1.1 性能指标 142.1.2 框架结构 142.1.3 重要硬件模块设计 162.2 MPEG-4专用结构视频解码芯片开发 182.2.1 MPEG-4专用结构解码芯片系统结构 182.2.2 系统子模块设计 192.2.3 MPEG-4专用结构视频解码芯片 202.3 MPEG-4专用解码芯片验证系统 212.4 MPEG-4编解码芯片开发系统的缺陷与不足 232.5 本章小节 24第3章 高性能视频开发验证平台设计 253.1 平台简介 253.1.1 设计目标与应用范围 253.1.2 框架结构 253.1.3 平台优势 273.2 平台硬件系统设计 283.2.1 母板 283.2.1.1母板整体结构 283.2.1.2 FPGA 303.2.1.3 DDR400 外存储器接口 313.2.1.4 SRAM/SDRAM外存储器接口 333.2.1.5电源解决方案 333.2.1.6输入输出与测试端口 373.2.2 子板 383.2.2.1子板整体结构 383.2.2.2 USB2.0 413.2.2.3视频输入 413.3 平台高速PCB设计要点 423.3.1 PCB阻抗控制 423.3.2 DDR400接口双向拓扑结构与终端 433.4 平台应用软件和接口应用模块 443.4.1 开发应用软件 443.4.2 接口应用模块 453.4.2.1 USB接口应用模块 453.4.2.2 RS232接口应用模块 463.4.2.3视频输出接口应用模块 473.4.2.4 SDRAM接口应用模块 483.4.2.5 SRAM接口应用模块 513.4.2.6 DDR-400接口应用模块 513.4.2.7 FPGA接口连接 553.5 本章小节 55第4章 基于高性能视频开发验证平台的设计与开发 574.1 基于高性能视频开发验证平台的AVS D1解码器开发 574.1.1 设计背景 574.1.2 AVS D1解码器系统结构设计 584.1.3基于平台的AVS D1解码器开发 594.2 AVS运动矢量预测模块AGU的设计 604.2。

      点击阅读更多内容
      关于金锄头网 - 版权申诉 - 免责声明 - 诚邀英才 - 联系我们
      手机版 | 川公网安备 51140202000112号 | 经营许可证(蜀ICP备13022795号)
      ©2008-2016 by Sichuan Goldhoe Inc. All Rights Reserved.