PK体系以太网网络交换芯片引脚详细定义.pdf
6页13 附录A(规范性附录)网络交换芯片引脚详细定义A.1 HSS15G 接口引脚说明HSS15G 接口引脚说明见表A.1表 A.1 HSS15G 接口引脚说明引脚名称类型引脚数量描述HSS_REFCLK0_P HSS_REFCLK0_N I LVPECL 2 HSS 输入差分时钟,阻抗100 10%,用于北向网络SerDes HSS_REFCLK1_P HSS_REFCLK1_N I LVPECL 2 HSS 输入差分时钟,阻抗100 10%,用于南向网络SerDes HS0_S01_HSSEXTRESP HS1_S01_HSSEXTRESP O LVTTL 2 外部电阻正极,连接到主校正控制器内核精密外部电阻的一侧HS0_S01_HSSEXTRESN HS1_S01_HSSEXTRESN O LVTTL 2 外部电阻负极,连接到主校正控制器内核精密外部电阻的另一侧HS0_S0:9_RX0:3_P HS0_S0:9_RX0:3_N HS1_S0:9_RX0:3_P HS1_S0:9_RX0:3_ N I CML IN 160 1.25G15Gbps SerDes 链路输入,网络接口遵循 GB/T 15629.3-2014 规定,典型配置速率如下:SGMII:1.25Gbps XFI/SFI/10G-KR:10.3125Gbps XAUI:3.125Gbps DXAUI:6.25GbpsHS0_S0:9_TX0:3_P HS0_S0:9_TX0:3_N HS1_S0:9_TX0:3_P HS1_S0:9_TX0:3_N O CML OUT 160 1.25G15Gbps SerDes 链路输出,网络接口遵循 GB/T 15629.3-2014 规定,典型配置速率如下:SGMII:1.25Gbps XFI/SFI/10G-KR:10.3125Gbps XAUI:3.125Gbps DXAUI:6.25Gbps CS0_S0_HSSEXTRESP CS1_S0_HSSEXTRESP O LVTTL 2 外部电阻正极,连接到主校正控制器内核精密外部电阻的一侧CS0_S0_HSSEXTRESN CS1_S0_HSSEXTRESN O LVTTL 2 外部电阻负极,连接到主校正控制器内核精密外部电阻的另一侧CS0_S0:1_RX0:3_P CS0_S0:1_RX0:3_N CS1_S0:1_RX0:3_P CS1_S0:1_RX0:3_N I CML IN 32 1.25G28Gbps SerDes 链路输入,网络接口遵循 GB/T 15629.3-2014 规定CS0_S0:1_TX0:3_P CS0_S0:1_TX0:3_N CS1_S0:1_TX0:3_P CS1_S0:1_TX0:3_N O CML OUT 32 1.25G28Gbps SerDes 链路输出,网络接口遵循 GB/T 15629.3-2014 规定14A.2 HSS8G 接口引脚说明HSS8G 接口引脚说明见表A.2。
表A.2 HSS8G 接口引脚说明引脚名称类型引脚数量描述PCIE_REFCLK_P/N I LVPECL 2 PCIe 输入差分参考时钟,时钟频率100MHz PS_HSSRESREF I LVTTL 1 参考电阻链接,连接1 个 200 1%100 ppm/C 的精密电阻,接地PS_RX0_P/N PS_RX1_P/N I CML IN 4 PCIe 输入数据PS_TX0_P/N PS_TX1_P/N O CML OUT 4 PCIe 输出数据A.3 I2C接口引脚说明I2C接口引脚说明见表A.3表 A.3 I2C接口引脚说明引脚名称类型引脚数量描述MSCL01 O LVTTL 2 I2C 主机 SCL 输出,最大频率为100kHz MSDA01 I O 2 I2C 主机 SDA,关联 MSCL031 I2C_SCL I 1 I2C 从机输入时钟I2C_SDA I O 1 I2C 从机输入数据,与I2C SCL 相关I2C_SA0,I2C_SA1 I LVTTL 2 I2C 从机总线的芯片地址,使用 7 位地址时,高位 5=5b0_1111,使用 10 位地址时,高8位=8b0000_1111A.4 SMI接口引脚说明SMI接口引脚说明见表A.4。
表A.4 SMI 接口引脚说明引脚名称类型引脚数量描述MDC03 O LVTTL 4 1G/10G PHY MDIO时钟MDIO03 I/O LVTTL 4 1G/10G PHY MDIO数据,仅用于1GPHY 的扫描MDCXG03 O LVTTL 4 10G PHY MDIO时钟MDIOXG03 I/O LVTTL 4 10GPHY MDIO数据A.5 PTP 和SyncE接口引脚说明PTP 和SyncE接口引脚说明见表A.515 表A.5 PTP和 SyncE 接口引脚说明引脚名称类型引脚数量描述PTP_REFCLK_P PTP_REFCLK_N I LVPECL 2 PtpEngine差 分 时 钟 输 入,最 大 频 率 为125MHz SYNC_CLK I/O LVTTL 1 PtpEngines 同步时钟,最大频率为50MHz SYNC_PULSE I/O LVTTL 1 PtpEngine 同步脉冲SYNC_CODE I/O LVTTL 1 PtpEngine 同步编码TOD_CODE I/O LVTTL 1 典型波特率9600bps,标明时间日期TOD_PULSE I/O LVTTL 1 典型脉冲频率1pps RECOV_CLK0 O LVTTL 1 遵循以太网时钟同步标准ITU-T G.8261,同步以太网恢复时钟0 RECOV_CLK0_VALID O LVTTL 1 同步以太网恢复时钟0 有效,高电平有效RECOV_CLK1 O LVTTL 1 遵循以太网时钟同步标准ITU-T G.8261,同步以太网恢复时钟1 RECOV_CLK1_VALID O LVTTL 1 同步以太网恢复时钟1 有效,高电平有效RECOV_CLK2 O LVTTL 1 同步以太网恢复时钟2 RECOV_CLK2_VALID O LVTTL 1 同步以太网恢复时钟2 有效,高电平有效RECOV_CLK3 O LVTTL 1 遵循以太网时钟同步标准ITU-T G.8261,同步以太网恢复时钟3 RECOV_CLK3_VALID O LVTTL 1 同步以太网恢复时钟3 有效,高电平有效A.6 OoBFC 接口引脚说明OoBFC 接口引脚说明见表A.6。
表A.6 OoBFC 接口引脚说明引脚名称类型引脚数量描述FC0:1IN_CLK I LVTTL 2 OoBFC 输入时钟FC0:1IN_SYNC I LVTTL 2 OoBFC 输入同步信号FC0:1IN_DATA0,FC0:1IN_DATA1 I LVTTL 4 OoBFC 输入数据FC0:1OUT_CLK O LVTTL 2 OoBFC 输出时钟FC0:1OUT_SYNC O LVTTL 2 OoBFC 输出同步信号FC0:1OUT_DATA0,FC0:1OUT_DATA1 O LVTTL 4 OoBFC 输出数据A.7 电源接口引脚说明电源接口引脚说明见表A.716表A.7 电源接口引脚说明引脚名称类型引脚数量描述PLL_C 或 E_AVDD I 1.5V 1 PLL C 或 e 模拟电源(1.5V 典型值)PLL_MISC_AVDD I 1.5V 1 PLL 其它杂项模拟电源(1.5V 典型值)SENSV_AVDD I 1.5V 1 TV 传感器AVDD 电源(1.5V 典型值)AVDD_HSS_REFCLK0 AVDD_HSS_REFCLK1 I 1.5V 2 HSS_REFCLK 模拟电源(1.5 典型值)AVDD_PCIE_REFCLK I 1.5V 1 PCIE_REFCLK 模拟电源(1.5V 典型值)AVDD_PTP_REFCLK I 1.5V 1 PTP_REFCLK 模拟电源(1.5V 典型值)PS_AVDD15 I 1.5V 1 HSS08G SerDes 模拟电源PS_AVTT I 1.2 或 1.5V 1 HSS08G 发送器电压源PS_AVTR I 1.2 或 1.5V 1 HSS08G 接收器电压源CS0:1_S0:1_AVDD1 I 1.2V 4 HS28G PLLA 和通用带隙基准电压发生器上电CS0:1_S0:1_AVDD2 I 1.2V 4 HSS15G PLLB 上电CS0:1_AVTT1 I 1.2 或 1.1V 8 发送器时钟电路上电CS0:1_AVTT2 I 1.2 或 1.1V 8 发送器 data path 电路上电CS0:1_AVTR I 1.2 或 1.1V 16 全部接收器模拟电路上电HS0:1_S01_AVDD1 HS0:1_S23_AVDD1 HS0:1_S45_AVDD1 HS0:1_S67_AVDD1 HS0:1_S89_AVDD1 I 1.2V 10 HS PLLA 和通用带隙基准电压发生器上电HS0:1_S01_AVDD2 HS0:1_S23_AVDD2 HS0:1_S45_AVDD2 HS0:1_S67_AVDD2 HS0:1_S89_AVDD2 I 1.2V 10 HS PLLB 和通用带隙基准电压发生器上电HS0_AVTT HS1_AVTT I 1.2 或 1.05V 20 HSS15G 发送器电压源HS0_AVTR HS1_AVTR I 1.2 或 1.05V 20 HSS15G 接收器电压源VCS I 1.070V 24 存储阵列单元电压VDD I 0.88750 0.98125V 128 核电压VDD33 I 3.3V 12 输出电源电压VDD12 I 1.2V 2 1.2V I/O PAD 电源A.8 LED 接口引脚说明LED 接口引脚说明见表A.8。
17 表A.8 LED接口引脚说明引脚名称类型引脚数量描述LED_CLK01 O LVTTL 2 LED 时钟输出LED_DATA01 O LVTTL 2 LED 数据输出A.9 GPIO 接口引脚说明GPIO引脚说明见表A.9表A.9 GPIO引脚说明引脚名称类型引脚数量描述GPIO09 I/O LVTTL 10 GPIO 接口A.10 JTAG 接口引脚说明JTAG 接口引脚说明见表A.10表A.10 JTAG接口引脚说明引脚名称类型引脚数量描述TCK I LVTTL 1 JTAG 时钟输入TRST_N I LVTTL 1 JTAG 测试复位,输入引脚,低电平有效TMS I LVTTL 1 JTAG 测试模式选择TDI I LVTTL 1 JTAG 测试数据输入TDO O LVTTL 1 JTAG 测试数据输出A.11 接地引脚说明接地引脚说明见表A.11 表A.11 接地引脚说明引脚名称类型引脚数量描述SENSV_AVSS I 1 温度和电压传感器模拟地VSS I 1009 数字地A.12 其他接口引脚说明其他接口引脚说明见表A.12 18表A.12 其他接口引脚说明引脚名称类型引脚数量描述CE0_TE I LVTTL 1 测试使能0:功能模式1:测试模式FSOURCE_03 I LVTTL 4 接地FUSE_P 或_GO I LVTTL 1 Fuse 加载启动FUSE_P 或_DONE O LVTTL 1 Fuse 程序加载完成C 或 E_REFCLK_P C 或 E_REFCLK_N I LVPECL 1 核心时钟PLL 参考时钟,典型值50MHz,不得低于 50MHz RST_B I LVTTL 1 芯片复位RST_PCIE_B I LVTTL 1 PCIe 复位RESV0,RESV1,RESV2.9I LVTTL I LVTTL I LVTTL 10 RSV0:接0 RSV1:接1 RSV29:接0 INTR_B03 O LVTTL 4 中断输出,默认高电平DEBUG_MODE0 D。





