
部分数电指导书.docx
20页实验二译码器和编码器—实验目的1. 掌握译码器、编码器的工作原理和特点2. 熟悉常用译码器、编码器的逻辑功能和它们的典型应用3掌握集成译码器的扩展方法二、实验原理和电路决定根据逻辑功能的不同特点,常把数字电路分成两大类:一类叫做组合逻辑电路,另一类叫为时序逻辑电路组合逻辑电路在任何时刻其输岀的稳态值,仅于该时刻各个输入信号取值组合的电路其特点是无“记忆性”1.译码器译码器是组合电路的一部分,所谓译码,就是把代码的特定含义“翻译”岀来的过程,而实现译码操的电路称为译码器译码器分为三类:a.二进制译码器:如中规模2—4线译码器74LS139,3—8线译码器74LS138等器件分配二进制译码器实际上也是负脉冲输岀的脉冲分配器若利用使能端中的一个输入端输入数据信息,就成为一个数据分配器(又称多路分配器),若数据信息是时钟脉冲,则数据分配器便成为时钟脉冲器b.c.码驱动二一十进制译码器:实现各种代码之间的转换,如BCD码一十进制译码器74LS145等显示译码器:用来驱动各种数字显示器,如共阴数码管译码驱动74LS48,(74LS248),共阳数码管译74LS47(74LS247)等编码器2.编码器也是组合电路的一部分。
编码器就是实现编码操作的电路,编码实际上是译码相反的过程被编码信号的不同特点和要求,编码器也分成三类:二进制编码器:如用门电路构成的—2线,8—3线编码器等二一^进制编码器:将十进制的0?9编成BCD码,如10线十进制一4线BCD码编码器按照a.b.74LS147等路:优先编码器:如8—3线优先编码器74LS148等实验器材、1.数字电路实验装置2.74LS138显示器LC5011T1实验内容及步骤译码器实验2-4线译码器74LS139,及二进制3-8译码器74LS138输入G、c.四、1.(1)按图将二进制2.1接线,中2.2接线,输入Gi、74LS147、74LS148、74LS248,74LS139A、B信号,观察LED输岀Yo、Yu丫2、、74LS145各1片按图足表2.2条件时,译码器选通1台集成电2片分别插入实验系统IC空插座中丫3的状态,并将实验结果填入表2.1G2A、G2B、A、B、C信号,观察LED输岀Yo?丫7使能信号Gi,G2AGZB满并将实验结果填入表2.2中5V③(gU3Yo¥i^■'■4LS139\*13*21?KiKsKi图2.174LS1392-4线译码器实验线图2.274LS1383-8线译码实验线(2)译码器扩展用一片双2线-4线译码器74LS139扩展为输入输出GBAYoYiY:Y31XX1111000001010011表2.174LS1392-4线译码器功能表输入输岀使能选择YoYiYsYaY4Y5YsY7GiG2CBAX1XXX111111110XXXX111111111000010001100101001110100101011011010111表2.274LS1383-8线译码器功能表3线-8线译码器,画岀它们的扩展图,并接线验证。
3)显示译码把译码驱动器74LS48(或74LS248)和共阴极数码管LC50U-11(547R)插入实验台(或箱)空IC插座中,按图2.3接线图2.4为共阴极数码管管脚排列图接通电源后,观察数码管显示结果是否和拨码开关指示数据一致辑开关代替)(如无8421码拨码开关,可用四位逻5VfQbLC5011-11547R1098766421g:H:1211109151474LS24882112715Hr*开关丨•DGBAt_dCOMc????LED5VQDQCQBQA74LS14712345678911L2L31234510勿KiK2K3K4K5KBKTKSK9逻辑开关图2.510-4线编码器实验接线图X:状态123456789111111111XXXXXXXX0XXXXXXX01XXXXXX011XXXXX0111XXXX01111XXX011111XX0111111X01111111011111111QDQCQBQA11112.编码器(1) 将10-4线(十进制-BCD码)编码器74LS147插入实验系统IC空插座中,按照图2.5接线,其中输入端接9位逻辑0-1开关,输岀QD、QCQBQA接4个LED发光二极管。
接通电源,按表2.3输入各逻辑电平,观察输岀结果并填入表2.3中2) 用8421BCD编码器(74LS147)取代图2.3中的拨码开关,组成一个1位十进制0〜9数码显示电路,接线并验证其逻辑功能3) 将8-3线优先编码器按上述同样方法进行实验论证其接线图如图2.6所示功能表见表2.4表2.3十进制/BCD码编码器功能表输岀输岀输入输入输岀QcQBQAGsEoE1012345671XXXXXXXX1110111111110XXXXXXX00XXXXXX010XXXXX0110XXXX01110XXX011110XX0111110X0111111001111111表2.48/3线编码器功能表LED随意+5V16〔15EoGSQcQbQa74LS148Ei01234567DDODDDDI5101112131234KoKiK2K3K4K5KBKTKS图2.68-3线编码器实验接线图五、预习要求1. 复习译码器、编码器的工作原理和扩展方法2. 熟悉实验中所用译码器、编码器集成电路的管脚排列和逻辑功能3. 画好实验用逻辑状态表六、实验报告要求根据实验内容整理实验线路图和实验数据、表格1. 总结用集成电路完成扩展电路功能的方法。
2. 总结译码器和编码器的异同点实验三组合逻辑电路的设计及测试―、实验目的1、掌握组合逻辑电路的设计方法2、掌握半加器、全加器的工作原理3、进一步熟悉组合逻辑电路用不同形式表示的方法二、实验原理和电路1、组合逻辑电路的设计法,使用中、小规模集成电路来设计组合逻辑电路是最常见的方法设计组合逻辑电路的一般步骤和方如图3.1所示图3.1组合逻辑电路设计流程图其方法是:(1) 根据设计任务的要求建立输入、输出变量,并列出真值表2) 用逻辑代数或卡诺图化简法求岀简化的逻辑表达式并按实际选用逻辑门的类型修改逻辑表式3) 根据简化后的逻辑表达式,画岀逻辑图,用标准器件构成逻辑电路4) 用实验来验证设计的正确性2、组合逻辑电路设计举例用“与非”门设计一个表决电路其要求是当四个输入端中有三个或四个为“1时,输岀端才“1设计步骤:根据题意列岀真值表如表3.1所示,再填入卡诺图表3.2中表3.1D0000000011111111A0000111100001111B0011001100110011C0101010101010101Z0000000100010111表3.2BCDA000111100001111111101由卡诺图得岀逻辑表达式,并演化成“与非”的形式Z=ABC+BCD+ACD+ABD=ABC-BCD-ACD-ABC根据逻辑表达式画岀用“与非门”构成的逻辑电路如图根据逻辑表达式画岀用“与非门”构成的逻辑电路如图3.2所示。
ACDABD图3.2表决电路逻辑图用实验验证逻辑功能在实验装置适当位置选定三个14P插座,按照集成块定位标记插好集成块74LS20O按图3.2接线,输入端A、B、C、D接至逻辑开关输岀插口,输岀端Z接逻辑电平显示输入插口,按真值表(自拟)要求,逐次改变输入变量,测量相应的输岀值,验证逻辑功能,与表3.1进行比较,验证所设计的逻辑电路是否符合要求三、实验器材1.数字电路实验装置2. 集成电路:74LS0074LS32741s2074LS08,74LS86,四、实验内容及步骤1、测试用与非门和异或门(74LS86)设计半加器逻辑功能试用异或门逻辑电路图接线验证并将结果填入表3.3中要求按上述例题所述的设计步骤进行,直到测试电路逻辑功能符合设计要求为止表3.3输入端A0101B0011输岀端YZ2、用异或门、与门、或门集成块设计全加器的逻辑电路,接线验证并将结果填入表3.4中设计要求按组合逻辑电路设计流程图所述的设计步骤进行,直到测试电路逻辑功能符合设计要求止表3.43.任意组合逻辑电路的设计Ci-1BiAiSiCi000001010011100101110111同意:电路某足球评委会由一位教练和三位球迷组成,对裁判员的判罚进行表决。
当满足以下条件时表示有三人或者三人以上同意,或者有两人同意,但其中一人教练试用集成门电路设计该表决设计要求按组合逻辑电路设计流程图所述的设计步骤进行,直到测试电路逻辑功能符合设计要求为止五、预习要求。
