电子文档交易市场
安卓APP | ios版本
电子文档交易市场
安卓APP | ios版本

微型计算机原理与接口技术试题

22页
  • 卖家[上传人]:xzh****18
  • 文档编号:35514497
  • 上传时间:2018-03-16
  • 文档格式:DOC
  • 文档大小:140.50KB
  • / 22 举报 版权申诉 马上下载
  • 文本预览
  • 下载提示
  • 常见问题
    • 1、1.6 微处理器由_运算器_、_控制器_和少量寄存器组成。 2.1 采用 8 位二进制数,整数补码所能表示的范围为-128-127,-1 的补码是 0FFH 2.2 一有符号数的补码为 11110111B,它所表示的真值为 -9 D。 2.3 将二进制数 1011011.1 转换为十六进制数为 5B.8H 。 2.4 将二进制数 101101.101 转换为十进制数为 45.625D。 2.5 将十进制数 199 转换为二进制数为 11000111B。 2.6 BCD 码表示的数逢 十 进一,ASCII 码用来表示数时,是一种 非压缩的 BCD 码 (压缩或非压缩)的 BCD 码。 2.7 十进制数 36.875 转换成二进制是 100100.111B 。 2.8 补码 10110110 代表的十进制负数是-74D 2.9 已知 X 的补码是 11101011,Y 的补码是 01001010,则 X-Y 的补码是 10100001B 2.10、Y 的字长均为 12 位,已知X反A3CH,原码为 0DC3 H,Y反03CH, 则 X- Y 的补码为 0A01 H。 2.11 带符号数在机

      2、器中以 补 码表示,-78 表示为 FFB2H 。 2.12 作业 设 X=+100101,Y=-0110110 求 X+2Y=? 3.8 8086CPU 的四个段寄存器分别是 CS 、 DS 、 ES 、 SS 。 3.9 在 8088 系统中,从偶地址读写两个字时,需要 4 个总线周期。 3.10 8086CPU 内部设置有一个 6 字节的指令队列寄存器。 3.11 8086 的一个基本总线周期通常是由 4 个时钟周期构成的。 3.12 8086 CPU 的外部数据总线有 16 条, 8088 CPU 的外部数据线有 8 条。 3.13 8086CPU 中的 SS 称为 堆栈段 寄存器,DS 称为 数据段 寄存器。 在 8086CPU 中,SP 指明 当前堆栈的栈顶位置 ;IP 指明下一条要执行的指令的位置。3.14 8086 状态标志寄存器中,作为控制用的标志位有 3 个,其中,不可用指令操作 的是 TF 。 3.15 8086CPU 的 PF=1 时,说明 运算结果的低 8 位中 1 的个数为偶数 。 3.16 8086CPU 在内部结构上由 执行部件 EU 和 总线接口部件

      3、BIU 组成。 3.17 8086/8088 的基本总线周期由 4 个时钟周期组成,若 CPU 主频为 10MHz,则一个 时钟周期的时间为 100ns 。 3.18 系统总线由 地址总线,数据总线,控制总线 三类传输线组成。 3.19 堆栈是按 先进后出方式工作的存储区域,操作地址由 SS 和 SP 提供。 3.20 8088CPU 的标志位 ZF=1 表示运算结果为 0;标志位 IF=1 表示 CPU 允许可屏蔽中断。3.21 8088 CPU 内部设置有一个 4 字节的指令队列寄存器。 3.22 在 8086CPU 中,对时钟周期、指令周期和总线周期的长短排序( 指令周期总线周 期时钟周期 ) 3.238086 的存储器空间最大为 1MB ,利用存储器分段的方法可以实现 16 位寄存器对 20 位地址的寻址,写出用 16 位寄存器数据值形成 20 位物理地址的计算方法 段地址*16+偏 移地址 。 3.24 用 8086CPU 组成的计算机系统中,在最小工作方式时总线控制信号由 CPU 产生,最 大工作方式时总线控制信号由 总线控制器 产生。 3.25 8086 上电复位后,其内

      4、部(CS)= 0FFFFH ,(IP)= 0000H 。CPU 执行的第一 条指令的地址是 0FFFF0H 。 3.26 8088 的内存单元 3017H:010BH 的物理地址为 30180H 。 3.27 8086 微处理器有 20 条地址线,实模式下内存空间为 1MB ,地址的编码区间 是 00000H-0FFFFFH 。3.28 8086 系统总线形成时,须要用 ALE 信号锁定地址信号。 3.29 对于 8086 微处理器,可屏蔽中断请求输入信号加在 INTR 引脚。 3.30 IBM PC 机 I/O 地址空间范围是 0000H-0FFFFH ,存贮地址范围是 00000- 0FFFFF H 。 3.31 8088 CPU 的 RESET 输入为 高电平 电平有效。 3.32 在 8086 系统中,若某一存贮单元的逻辑地址为 7FFF:5020H,则其物理地址为 85010H。 已知当前 CS=2020H,那么该代码段的首地址为 20200H 。 3.33 在用 8086CPU 组成的计算机系统中,当访问偶地址字节时,CPU 和存储器通过 CPU 的低 8 位数据线 数据线

      5、交换信息;访问奇地址字节时通过 CPU 的高 8 位数据线 数 据线交换信息。 3.34 8088 的 ALE 引脚的作用是 锁存总线上出现的地址信息 . 3.35 在 8086 系统中,从奇地址读写两个字时,需要 4 个总线周期。 3.36 8086(8088) CPU 只在 访问 CPU 外部的存储器或 I/O 接口 时,才执行总线周期。3.37 从 8086(8088)CPU 的 NMI 引脚产生的中断叫做 非屏蔽 中断,它的响应不受 标志寄存器中 IF 的影响。 3.38 在 8086 系统中,最小模式下 CPU 通过 HOLD 引脚接收 DMA 控制器的总线请求,而 从 HLDA 引脚上向 DMA 控制器发总线请求允许。 4.1 已知(BX)=2000H,(DI)=3000H,(SS)=4000H,(DS)=6000H,(SS)=5000H,66000H 单元 的内容为 28H, 66001H 单元的内容为 29H,则指令 MOV AL,BX+DI+1000H的执行结果是 (AL)=28H 。 4.2 指令“MOV AX,BX”源操作数的寻址方式为寄存器寻址。 4.3 程序控

      6、制类指令功能是改变程序执行的顺序 4.4 8086 的 I/O 指令有直接寻址和寄存器间接寻址两种寻址方式。 4.5 执行指令段: AGAIN: MOV ES:(DI), AL INC DI LOOP AGAIN 完成的操作,与其等效的指令组: CLD 、REP STOSB 。 4.6 设当前的(SP)=0100H,执行 PUSH AX 指令后,(SP)= 00FE H,若改为执行 INT 21H 指 令后,则(SP)= 00FA H。 4.7 执行 PUSH AX 指令后,SP 自动 减 2 。 4.8 伪指令 VR1 DB 2 DUP(?,3 DUP(1,2),5)在存贮器中被分配了 16 个 字节。 4.9 条件转移指令转移的范围是-128127 字节 4.10 若当前(SP)=6000H,CPU 执行一条 IRET 指令后,(SP)= 6006H;而当 CPU 执行一条段 内返回指令 RET 6 后,(SP)= 6008H。 4.11 伪指令 X DB 4 DUP (6,2 DUP(6,8); Y DW 6800H; 设 X 的偏移地址为 2000H,则 Y 的偏移地址为 20

      7、14 H,若执行指令 MOV BL,BYTE PTR Y 后,则(BL)= 00 。 4.12 在寻址方式中,可作基址寄存器的有 BX 、 BP 。 4.13 若(DS)=2000H,(ES)=2100H,(CS)=1500H,(SI)=00A0H,(BX)=0100H, (BP) =0010H,数据量 COUNT 的偏移地址为 0050H,则执行指令 LEA AX,BXSI 之后,(AX) = 01A0 H,源操作数是 基址变址寻址 寻址方式。 4.14 指令 LEA DX,BUFFER 的功能是将 变量 BUFFER 的段内偏移地址 传送给 DX。4.15 指令 MOV DX,OFFSET BUFFER 的功能是 将变量 BUFFER 的段内偏移地址送到 DX 寄 存器中 . 4.16 若(AL)=35H,执行 ROL AL,1 后,(AL)= 6AH 。 4.17 定义段结束的伪指令是 ENDS ;定义汇编程序结束的伪指令是 END . 4.18 若(CS)=1000H,(DS)=2000H,(SS)=3000H ,(ES)=4000H,(SI)=1000H,(BP) =2000

      8、H,则指令 MOV AX,BP的功能是将 32000H 单元的内容传送给 AL,将 32001H 单元的内容传送给 AH(填写物理地址). 4.19 累加器专用传送指令 IN 间接访问 I/O 端口,端口号地址范围为 0-65535 。 4.20 指令 MOV AX,DI-4中源操作数的寻址方式是 寄存器相对寻址方式 . 5.7 标号和变量都是存贮单元的符号地址,但其内容不同,标号是 指令(程序)的符 号地址,而变量是 操作数 的符号地址。 5.8 汇编语言源程序的扩展名是 .ASM 。 5.9 汇编语言程序的上机操作的步骤是 编辑源程序 、 汇编 、 连接 、 调 试 。6.10 半导体存储器分为只读存储器(ROM)、 随机读写存储器(RAM) 两大类。前者的特 点是 速度慢但掉电后信息不丢失 ,后者的特点是 速度快但掉电后数据丢失 . 6.11 DRAM 靠 电容 存储信息,所以需要定期 刷新 。 6.12 从内存地址 40000H 到 BBFFFH,共 496 KB 6.13 如果某芯片是 4K8 位,则存储器组内寻址地址线是 12 根,如果它在系统中起 始地址为 0F0000H

      9、,则它的末地址是 0F0FFFH 。 6.14 若芯片 SRAM 的容量 4K4bit,现欲用这样的芯片构成 A0000H 到 C3FFFH 的内存,需 要 72 片这样的芯片。 6.15 某机器中有 8KB 的 ROM,其末地址为 0FFFFFH,则其首地址为 0FE000H (FE000H) 。 6.16 用 16M1 的 DRAM 芯片组成 128MB 存储容量,要使用( 64 片 )。6.17 在微机系 统中用高位地址线产生存储器片选(CS)的方法有 线选 、 部分译码 、 全译码1. 微型计算机由_、_、_和系统总线组成。中央处理器,存 储器,输入/输出接口 (次序无关) 2. 计算机的硬件结构通常由五大部分组成。即运算器,_,_,输入设 备和输出设备组成。控制器,存储器 3. 微处理器由_、_和少量寄存器组成。运算器,控制器 4. 一个完整的微机系统应包括_和_两大功能部分。硬件系统,软件系统 选择题 1. 微型计算机的发展特点是_。 A) 体积越来越小 B) 容量越来越大 C) 精度越来越高 D) 以上都对 2. 20 位存储单元地址可访问存储空间为_个单元。 A) 1K B) 64K C) 1M D) 64M 填空题 1. 采用 8 位二进制数,整数补码所能表示的范围为_,-1 的补码是_H。-128-127,0FFH 2. 一有符号数的补码为 11110111B,它所

      《微型计算机原理与接口技术试题》由会员xzh****18分享,可在线阅读,更多相关《微型计算机原理与接口技术试题》请在金锄头文库上搜索。

      点击阅读更多内容
    最新标签
    监控施工 信息化课堂中的合作学习结业作业七年级语文 发车时刻表 长途客运 入党志愿书填写模板精品 庆祝建党101周年多体裁诗歌朗诵素材汇编10篇唯一微庆祝 智能家居系统本科论文 心得感悟 雁楠中学 20230513224122 2022 公安主题党日 部编版四年级第三单元综合性学习课件 机关事务中心2022年全面依法治区工作总结及来年工作安排 入党积极分子自我推荐 世界水日ppt 关于构建更高水平的全民健身公共服务体系的意见 空气单元分析 哈里德课件 2022年乡村振兴驻村工作计划 空气教材分析 五年级下册科学教材分析 退役军人事务局季度工作总结 集装箱房合同 2021年财务报表 2022年继续教育公需课 2022年公需课 2022年日历每月一张 名词性从句在写作中的应用 局域网技术与局域网组建 施工网格 薪资体系 运维实施方案 硫酸安全技术 柔韧训练 既有居住建筑节能改造技术规程 建筑工地疫情防控 大型工程技术风险 磷酸二氢钾 2022年小学三年级语文下册教学总结例文 少儿美术-小花 2022年环保倡议书模板六篇 2022年监理辞职报告精选 2022年畅想未来记叙文精品 企业信息化建设与管理课程实验指导书范本 草房子读后感-第1篇 小数乘整数教学PPT课件人教版五年级数学上册 2022年教师个人工作计划范本-工作计划 国学小名士经典诵读电视大赛观后感诵读经典传承美德 医疗质量管理制度 2
    关于金锄头网 - 版权申诉 - 免责声明 - 诚邀英才 - 联系我们
    手机版 | 川公网安备 51140202000112号 | 经营许可证(蜀ICP备13022795号)
    ©2008-2016 by Sichuan Goldhoe Inc. All Rights Reserved.