
2.1LS集成计数器ppt课件.ppt
10页74LS160 74LS160 集成计数器集成计数器集成计数器集成计数器 ▲ ▲ 逻辑符号逻辑符号逻辑符号逻辑符号▲ ▲ 表表表表5.5 74LS1605.5 74LS160的功能表的功能表的功能表的功能表输 入入输 出出 EP ET CP D0 D1 D2 D3Q0 Q1 Q2 Q30 × × × × × × × ×1 0 × × ↑ d0 d1 d2 d31 1 1 1 ↑ × × × ×1 1 0 × × × × × ×1 1 × 0 × × × × ×0 0 0 0d0 d1 d2 d3 计 数数 保保 持持 保保 持持▲ ▲ 引脚功能说明引脚功能说明引脚功能说明引脚功能说明D0~D3D0~D3:并行数据输入端:并行数据输入端:并行数据输入端:并行数据输入端 Q0~Q3 Q0~Q3:数据输出端:数据输出端:数据输出端:数据输出端EPEP、、、、ETET:计数控制端:计数控制端:计数控制端:计数控制端 C C:进位输出端:进位输出端:进位输出端:进位输出端CPCP:时钟输入端:时钟输入端:时钟输入端:时钟输入端 :异步清除输入端:异步清除输入端:异步清除输入端:异步清除输入端 :同步并行置入控制端:同步并行置入控制端:同步并行置入控制端:同步并行置入控制端74LS160 74LS160 集成计数器的应用举例集成计数器的应用举例集成计数器的应用举例集成计数器的应用举例————反馈法构成模反馈法构成模反馈法构成模反馈法构成模6 6计数器的计数器的计数器的计数器的四种方法四种方法四种方法四种方法例例1:反馈置:反馈置0法法 由此可见,由此可见,N进制计数器可以利进制计数器可以利用在〔用在〔N-1〕时将〕时将 变为变为 0 的方法的方法构成,这种方法称为反馈置构成,这种方法称为反馈置0法。
法 当计数器计到当计数器计到当计数器计到当计数器计到6 6 时〔状态时〔状态时〔状态时〔状态6 6出现时间极出现时间极出现时间极出现时间极短),短),短),短),Q2Q2和和和和Q1Q1均为均为均为均为1 1,使,使,使,使 为为为为0 0,计数器立,计数器立,计数器立,计数器立即被强迫回到即被强迫回到即被强迫回到即被强迫回到0 0状态,开始新的循环状态,开始新的循环状态,开始新的循环状态,开始新的循环例例2:直接清:直接清0法法例例例例3 3:反馈预置法:反馈预置法:反馈预置法:反馈预置法◆◆◆◆ 当计数器计到状态当计数器计到状态当计数器计到状态当计数器计到状态10011001时,进位端时,进位端时,进位端时,进位端 C C 为为为为1 1,经非门为,经非门为,经非门为,经非门为0 0,置数,置数,置数,置数控制端控制端控制端控制端 , ,下一个时钟到来时,将下一个时钟到来时,将下一个时钟到来时,将下一个时钟到来时,将D3 ~ D0 D3 ~ D0 端的数据端的数据端的数据端的数据01000100送送送送入计数器。
此后又从入计数器此后又从入计数器此后又从入计数器此后又从01000100开始计数一直计数到开始计数一直计数到开始计数一直计数到开始计数一直计数到 1001 1001,又重复上,又重复上,又重复上,又重复上述过程这种方法称为反馈预置法这种方法称为反馈预置法这种方法称为反馈预置法这种方法称为反馈预置法 0= 0例例例例4 4:反馈预置法例二:反馈预置法例二:反馈预置法例二:反馈预置法例二改进的模改进的模改进的模改进的模 6 6 计数器计数器计数器计数器 下图所示方法的缺点是工作不可靠原因是在许多情况下,各触发器的复下图所示方法的缺点是工作不可靠原因是在许多情况下,各触发器的复下图所示方法的缺点是工作不可靠原因是在许多情况下,各触发器的复下图所示方法的缺点是工作不可靠原因是在许多情况下,各触发器的复位速度不一致,复位快的触发器复位后,立即将复位信号撤消,使复位慢的触位速度不一致,复位快的触发器复位后,立即将复位信号撤消,使复位慢的触位速度不一致,复位快的触发器复位后,立即将复位信号撤消,使复位慢的触位速度不一致,复位快的触发器复位后,立即将复位信号撤消,使复位慢的触发器来不及复位,因而造成误动作。
发器来不及复位,因而造成误动作发器来不及复位,因而造成误动作发器来不及复位,因而造成误动作 改进的方法是加一个基本改进的方法是加一个基本改进的方法是加一个基本改进的方法是加一个基本RSRS触发器,如图触发器,如图触发器,如图触发器,如图5.125.12〔〔〔〔a a〕所示,工作波形见图〕所示,工作波形见图〕所示,工作波形见图〕所示,工作波形见图5.125.12〔〔〔〔b b)当计数器计到)当计数器计到)当计数器计到)当计数器计到 6 6 时,基本时,基本时,基本时,基本RSRS触发器置触发器置触发器置触发器置0 0,使,使,使,使 端为端为端为端为0 0,该,该,该,该0 0一直持一直持一直持一直持续到下一个计数脉冲的下降沿到来为止因此计数器能可靠置续到下一个计数脉冲的下降沿到来为止因此计数器能可靠置续到下一个计数脉冲的下降沿到来为止因此计数器能可靠置续到下一个计数脉冲的下降沿到来为止因此计数器能可靠置0 0改进的模改进的模6计数器计数器管脚图和功能表管脚图和功能表管脚图和功能表管脚图和功能表三、集成二三、集成二-五五-十进制加法计数器计数器十进制加法计数器计数器74LS29044.逻辑功能说明逻辑功能说明(1)异步置0功能异步置0功能; (2)异步置异步置9功能功能; (3)计数功能计数功能 当R0A当R0A*R0B=0 S9AR0B=0 S9A*S9B=0时,S9B=0时, CT74LS290处于计数工作状态如下:处于计数工作状态如下:11.计数脉冲由CP0输入,从Q0输出时,构成一计数脉冲由CP0输入,从Q0输出时,构成一位二进制计数器;位二进制计数器;22.计数脉冲由CP1输入,输出为Q3Q2Q1时,计数脉冲由CP1输入,输出为Q3Q2Q1时,则构成五进制的计数器。
则构成五进制的计数器四、构建任意进制计数器的方法四、构建任意进制计数器的方法方法一:反馈清零法方法一:反馈清零法例:用反馈清零法将例:用反馈清零法将74160接成六进制计数器接成六进制计数器 状态图:状态图:状态图:状态图:注意:注意:注意:注意:01100110态是短暂的,不稳定的,不能算作一个稳态,态是短暂的,不稳定的,不能算作一个稳态,态是短暂的,不稳定的,不能算作一个稳态,态是短暂的,不稳定的,不能算作一个稳态,故电路为故电路为故电路为故电路为6 6进制计数器进制计数器进制计数器进制计数器方法二:反馈置数法例:用反馈置数法将例:用反馈置数法将74160接成六进制计数器接成六进制计数器 状态图:状态图:状态图:状态图:1〕〕LS是低功耗肖特基,是低功耗肖特基,HC是高速是高速COMS;;LS的速度比的速度比HC略快,略快,HCT输入输入输出与输出与LS兼容,但是功耗低;兼容,但是功耗低;F是高速肖特基电路;是高速肖特基电路;2〕〕LS是是TTL电平,电平,HC是是COMS电平;电平;3〕〕LS输入开路为高电平,输入开路为高电平,HC输入不允许开路,输入不允许开路,HC一般都要求有上下拉电一般都要求有上下拉电阻来确定输入端无效时的电平,阻来确定输入端无效时的电平,LS 却没有这个要求;却没有这个要求;4〕〕LS输出下拉强上拉弱,输出下拉强上拉弱,HC上拉下拉相同;上拉下拉相同;5〕工作电压不同:〕工作电压不同:LS只能用只能用5V,而,而HC一般为一般为2V到到6V;;6〕电平不同:〕电平不同:LS是是TTL电平,其低电平和高电平分别为电平,其低电平和高电平分别为0.8和和V2.4,而,而CMOS在工作电压为在工作电压为5V时分别为时分别为0.3V和和3.6V,所以,所以CMOS可以驱动可以驱动TTL,但,但反过来是不行;反过来是不行;7〕驱动能力不同:〕驱动能力不同:LS一般高电平的驱动能力为一般高电平的驱动能力为5mA,低电平为,低电平为20mA;而;而CMOS的高低电平均为的高低电平均为5mA;;8〕〕CMOS器件抗静电能力差,易发生栓锁问题,所以器件抗静电能力差,易发生栓锁问题,所以CMOS的输入脚不能的输入脚不能直接接电源。
