好文档就是一把金锄头!
欢迎来到金锄头文库![会员中心]
电子文档交易市场
安卓APP | ios版本
电子文档交易市场
安卓APP | ios版本

基于fpga的电子密码锁设计.doc

42页
  • 卖家[上传人]:bin****86
  • 文档编号:45377291
  • 上传时间:2018-06-16
  • 文档格式:DOC
  • 文档大小:1.01MB
  • / 42 举报 版权申诉 马上下载
  • 文本预览
  • 下载提示
  • 常见问题
    • 摘要VHDL 非常适用于可编程逻辑器件的应用设计尤其在大容量 CPLD 和FPGA 的应用设计中,若采用以往的布尔方程或门级描述方式,很难快速有效地完成VHDL 能提供高级语言结构,方便地描述大型电路,快速地完成设计它是一种标准语言,它的设计描述可被不同的工具所支持,可用不同器件来实现文中以基于 FPGA 的电子密码锁的设计为实例,从方案的确定,各阶层的划分,VHDL 的应用,采用了 VHDL 自顶向下的设计方法它是一种 高效率设计出它体积小、功耗低、价格便宜、安全可靠、维护和升级都十分方便的电子密码锁电路关键词关键词:VHDL;自顶向下的设计方法;数字密码锁; EDA;数字系统ABSTRACTVHDL is very suitable to the design of programmable logic devices. It is difficult to design large ca-pacity CPLD and FPGA with the description method of Boolean equations or of gates. VHDL can provide highlevel language structure, describe large scale circuit conveniently and complete design rapidly. It is a standard language. It sdesign description can be supported by different tools and implemented by different devices. This paper intro-duces the VHDL top-down design method including scheme determination, hierarchy division, and In order to FPGA-based electronic password-lock design as an example. It is a highly efficient design of its small size, low power consumption, cheap, safe and reliable, maintenance and upgrades are very convenient electronic password lock circuit.KeyKey wordswords: VHDL; top-down design method; digital code lock; EDA; digital system目录摘要…………………………………………………………ABSTRACT……………………………………………………第一章总体设计第一章总体设计1.1 设计任务和要求………………………………………………………………1.2 设计方案的比较论证……………………………………………………………1.3 基于 FPGA 电子密码锁总体设计框图…………………………………………第二章第二章 电子密码锁单元电路设计电子密码锁单元电路设计2.1 可编程逻辑器件………………………………………………………………2.1.1 FPGA 器件的特点…………………………………………………………2.1.2 设计器件的选择…………………………………………………………2.1.3 设计方法采用自顶向下的设计…………………………………………2.2 功能电路的设计………………………………………………………………2.2.1 键盘扫描电路设计…………………………………………………………2.2.2 时序产生电路设计…………………………………………………………2.2.3 键盘消抖电路设计…………………………………………………………2.2.4 键盘译码电路设计…………………………………………………………2.2.5 按键存储电路设计…………………………………………………………第三章第三章 电子密码锁控制电路设计电子密码锁控制电路设计3.1 数字按键输入部分………………………………………………………………3.2 功能键输入部分…………………………………………………………………3.3 三种工作模式……………………………………………………………………3.4 系统各功能模块设计…………………………………………………………第四章第四章 电子密码锁显示电路设计电子密码锁显示电路设计4.1数据选择电路……………………………………………………………………4.1.1电路原理…………………………………………………………………4.2 BCD对七段显示器译码电路……………………………………………………4.2.1 74LS48引脚图…………………………………………………………4.2.2 74LS48内部引脚功能………………………………………………4.2.3 BCD对七段显示器译码电路原理……………………………………4.3七段显示器扫描电路………………………………………………………………第五章第五章 程序调试、波形仿真、结论分析程序调试、波形仿真、结论分析5.1 EDA工具简介………………………………………………………………………5.25.2 FPGA的器件的配置与下载……………………………………………………5.2.1 配置方式………………………………………………………………5.2.2基于差分的下载电缆……………………………………………………5.3 程序调试、波形仿真………………………………………………………………5.3.1 键盘扫描电路程序波形仿真…………………………………………5.3.2 时序产生电路程序波形仿真…………………………………………5.3.3 键盘消抖电路程序波形仿真…………………………………………5.3.4 键盘译码电路程序波形仿真…………………………………………5.3.5 按键存储电路程序波形仿真…………………………………………第六章结语第六章结语…………………………………………………………………………………………………………………………………………致致 谢谢……………………………………………………………………………………………………………………………………………………参考文献参考文献……………………………………………………………………………………………………………………………………………………附程序附程序………………………………………………………………………………………………………………………………………………………………第一章电子密码锁总体设计随着电子技术的发展,电子密码锁是现代社会用的比较广泛的一种智能工具,具有防盗报警、语音提示等功能的电子密码锁代替密码量少、安全性差的机械式密码锁已是必然趋势。

      目前大 部分密码锁采用单片机进行设计,电路较复杂,性能不够灵活本文采用先进的 EDA(电子设计自动化)技术,利用MAXPUS‖工作平台和 VHDL(超高速集成电路硬件描述语言),设计了一种新型的电子密码锁它能实现数码输入、数码清除、密码变更、激活电锁、解除电锁、显示器开关和万用密码等功能用 FPGA(现场可编程门阵列)芯片和实现由于充分利用了 FPGA 芯片密度大、功耗低、可重复编程和具有嵌入式阵列块的结构特点,,因而该密码锁体积小、功耗低、价格低、安全可靠、具有智能语音提示、维护和升级方便根据设计的器件、价格成本、可靠性的考虑,可以有不同的设计方案,在设计之前就对几种方案进行论证,首先介绍一下本次设计的电子密码锁的任务和设计要求 1.1设计任务和要求设计一个基于 FPGA 的电子密码锁,通过基于可编程逻辑器件 FPGA 的方法实现要求实现从键盘输入四位密码数字,能在数码管上显示其数字其中输入的密码数字是可清除、改变的1.2 设计方案的比较论证设计电子密码锁的方案很多,现在讨论常见的三种设计.方案一:分立元件设计的电子密码锁,全部设计均采用硬件来完成其功能,这种设计需要的元件多,在组 装和焊接过程中易出错。

      而且调试不方便,使用寿命较短方案二:设计采用基于单片机设计,利用 51 系列单片机为核心目前,单片机的功能已比较强大,集成度日益增高且其设计和控制比较容易但是由于在传统的单片机设计系统中必须使用许多分立元件组成单片机的外围电路,因此整个系统显得十分复杂方案三:利用 FPGA 来完成设计如下图 1—1 所示整个系统由四部分组成:键盘模块、FPGA 控制模块、显示模块、时钟脉冲器图 1—1 系统框图FPGA 编程灵活,可减少硬件的使用,查错,改错容易,整个系统设计只有三部分组成——4×4 矩阵键盘接口电路、密码锁的控制电路设计、输出七段显示电路的设计用 VHDL 硬件编程语言编程,简单灵活,实现效率高,使用方便可靠综上所述,选择方案三来完成设计更方便更合理更简洁1.3 基于 FPGA 电子密码锁总体设计框图图 1-2 总体结构框图第一章第一章 电子密码锁单元电路设计电子密码锁单元电路设计2.1 可编程逻辑器件当今社会是数字集成电路广泛应用的社会,数字集成电路本身在不断的更新换代,由早期的电子管,晶体管,中小规模集成电路到超大规模集成电路在现代时序产生电路时钟发生器键盘弹跳消斗电路键盘译码电路寄存器清除信号发生电路开关门锁电路数字比较电路按键数据缓存器BCD 七段译码电路键盘扫描电路复杂数字逻辑设计中,专用集成电路越来越广泛。

      而可编程逻辑器件兼有专有集成电路的高集成度,高可靠性的优点,有克服了专有集成电路设计时间长,投资大,灵活性差的缺点,而且可编程逻辑器件设计灵活,发现错误容易,逐步成为复杂数字逻辑设计的理想器件,在某些专用集成设计中,可编程逻辑设计为实现功能作为必须的一步2.1.12.1.1 FPGAFPGA 器件的特点器件的特点在可编程逻辑设计器件中,比较典型的是 Xilinx 公司的 FPGA 器件系列和Altera 公司的 CPLD 器件系列,本设计采用常用的现场可编程门阵列 FPGA 设计FPGA 是英文 Field Programmable Gate Array 的缩写,即现场可编程门阵列,它是在 PAL、GAL、EPLD 等可编程器件的基础上进一步发展的产物加电时,FPGA 芯片将 EPROM 中数据读入片内编程 RAM 中,配置完成后,FPGA 进入工作状态掉电后,FPGA 恢复成白片,内部逻辑关系消失,因此,FPGA 能够反复使用FPGA 的编程无须专用的 FPGA 编程器,只须将用通用的EPROM、PROM 编程器即可一个典型的 FPGA 芯片是围绕一个大的二维可编程逻辑块组织,在芯片的周围还有若干输出输入块,内部芯片体系与芯片外部电路之间的接口。

      包括送入和从可编程逻辑块中读出的逻辑信号,编程或者是调试所需的信号在输入和输出块与可编程逻辑块之间也会有内部连线,同时还有各种开关,用于连接和控制逻辑块与输入输出块图 2-1 FPGA 内部结构图FPGA 的基本结构可由可编程逻辑功能块(CLB),接口功能块(IOB)和可编程内部连线(PI)三大部分组成,如图 2-1 所示其中(CLB)在芯片上按照矩阵排列,定义逻辑基本功能,(IOB)用于芯片周围的输入输出,实现内部逻辑和器件封装引脚之间的接口联系;(PI)在其周围起连接的作用,完成各个模块信号之间的传递在 FPGA 内部中的可编程逻辑块(CLB)除实现逻辑功能外,还具有数据存储的功能,同时也具有用于数据查找的功能通过逻辑查找表法将产生的逻辑地址,映射成查找表(LUT)中对应的数字信号数据,实现数据的查找内部原理图如 3-2 所示2.1.2 设计器件的选择设计器件的选择设。

      点击阅读更多内容
      关于金锄头网 - 版权申诉 - 免责声明 - 诚邀英才 - 联系我们
      手机版 | 川公网安备 51140202000112号 | 经营许可证(蜀ICP备13022795号)
      ©2008-2016 by Sichuan Goldhoe Inc. All Rights Reserved.