
双信号处理器RM9000x2的性能特点及应用.docx
2页双信号处理器RM9000x2的性能特点及应用 RM9000x2CPU子系统包括2个与E9000MIPS-64(TM)指令集兼容的内核,两者都工作在1GHz每个内核都有一个优化的高性能高速缓冲存取器结构L1,存储数据和指令,同256KB的L2高速缓存紧密地连接在一起,使与之相连的L2高速缓存可达512KBL1高速缓存是在单一CPU周期完成存取,L2高速缓存的存取时间最佳时为5个CPU周期,或1GHz内核频率时为5ns双E9000内核通过一个复杂的处理器开关互相连结在一起,使CPU间的高速缓冲存储器中的传输运行于内核频率高性能的结构提供CPU内部64Gbit/s的带宽,从而解决了高速缓存粘连系统的处理器间数据传输缓慢的多重处理的老问题为促进多处理技术性能,器件采用了5态高速缓存粘连协议5态MOESI协议扩展了标准MESI协议的功能,允许一个处理器能从其它处理器的高速缓存中存取修改过的数据完全的硬件I/O一致性由HT(HyperTransport)和SysAD接口支持,使粘连的I/O器件可直接进行内存存取,无需软件干涉双CPU内核可作为完全高速缓存粘连对称多处理器(SMP)工作,或使用硬件强迫保护机制以完全独立。
责任编辑:gt-全文完-。
点击阅读更多内容
相关文档
罗兰贝格2025年全球汽车供应商研究概述.pptx
低空经济城市发展全景研究报告——从典型城市低空经济发展全景图鉴到如何因地制宜发展低空经济的深度剖析.docx
智能制造工厂自动化集群实施.docx
智能锁具内部结构组装标准制定.docx
涂层作业现场能源消耗监控.docx
天然气外输管道工程实施方案(范文模板).docx
2000吨级公共通用码头工程实施方案.docx
谐振在生物医学成像的应用.docx
药店药品经营风险评估与管理策略.docx
前沿科技转化中心项目初步设计(范文参考).docx
光伏项目(一期)建议书.docx
城区供热系统改造项目可行性研究报告(范文模板).docx
充填作业安全事故预防与处理.docx
充填作业风险评估与应急预案.docx
充填作业质量监管与改进措施.docx
景区内部员工培训与发展计划.docx
精制茶叶品鉴会策划方案.docx
家庭重要证件安全存放技巧分享.docx
家庭防火安全常识宣传.docx
医院感染控制与防护措施.docx
相似文档 更多>
正为您匹配相似的精品文档
