好文档就是一把金锄头!
欢迎来到金锄头文库![会员中心]
电子文档交易市场
安卓APP | ios版本
电子文档交易市场
安卓APP | ios版本

基于FPGA的宽频带数字锁相环的设计与实现.ppt

18页
  • 卖家[上传人]:re****.1
  • 文档编号:606479412
  • 上传时间:2025-05-23
  • 文档格式:PPT
  • 文档大小:1.36MB
  • / 18 举报 版权申诉 马上下载
  • 文本预览
  • 下载提示
  • 常见问题
    • 单击此处编辑母版标题样式,,单击此处编辑母版文本样式,,第二级,,第三级,,第四级,,第五级,,,,*,,,,,,,单击此处编辑母版标题样式,,单击此处编辑母版文本样式,,第二级,,第三级,,第四级,,第五级,,,,*,,,,,单击此处编辑母版标题样式,,单击此处编辑母版文本样式,,第二级,,第三级,,第四级,,第五级,,,,*,,单击此处编辑母版标题样式,,单击此处编辑母版文本样式,,第二级,,第三级,,第四级,,第五级,,,,*,宿州学院学士学位论文,基于,FPGA,的宽频带数字锁相环的设计与实现,,,,专业:电子信息工程,,,,答辩人: 吴 鹏,,,,指导老师:郝保明,内容纲要,课题背景和研究应用,,设计任务,,数字锁相环的工作原理,,数字锁相环的各个模块设计,,关于改进型,XOR,鉴相器,DPLL,的原理图,,宽频带,DPLL,频率捕获电路原理图,,仿真波形,,,,课题背景,,锁相的概念是在19世纪30年代提出的,而且很快在电子学和通信领域中获得广泛应用锁相环最初用于改善电视接收机的行同步和帧同步,以提高抗干扰能力随着电子技术向数字化方向发展,需要采用数字方式实现信号的锁相处理。

      20世纪60年代初随着数字通信系统的发展,出现数字锁相环,其应用相当广泛,例如为相干解调提取参考载波,建立位同步等数字锁相环也以其独特的优点在很多方面取代了模拟锁相环数字锁相环具有以下优点:广泛采用逻辑门电路,触发电路和其他数字电路,因而受干扰影响小;可靠性高;便于集成化和小型化;中心频率可调等避免了模拟锁相环的一些固有缺点研究应用,,锁相环在通信,,,雷达测量和自动化控制等领域应用极为广泛,,,已经成为各种电子设备中必可少的基本部件随着电子技术向数字化方向发展,需要采用数字方式实现信号的锁相处理锁相环技术在众多领域得到了广泛的英用如信号处理,调制解调,时钟同步,倍频,频率综合等都应用到了锁相环技术设计任务,,本设计是在,FPGA,上设计数字锁相环,选用的是,Altera,公司开发的的,QuartusⅡ9.0,作为软件开发平台,采用自上而下的设计方法,将数字锁相环(,DPLL,)分成了鉴相器(,DPD,)模块,数字环路滤波器(,DLF,)模块,数控振荡器(,DCO,)模块和除N分频最后将用,VHDL,语言编写好的程序通过,QuartusⅡ9.0,软件仿真,验证设计的正确性本文主要解决“捕获带宽”和“捕获时间”相互冲突的问题,采用可控数模分频器实现数字锁相环中宽带频率的捕获方法与实现过程。

      数字锁相环的构成及其工作原理,,全数字锁相环路,(DPLL),的基本结构主要由鉴相器,DPD,、数字环路滤波器,DLF,、脉冲加减电路,(,数控振荡器,DCO),和分频器,(,可控变模,N)4,部分构成数字鉴相器,采用一种改进型异或门鉴相器,它输出一个表示本地恢复时钟超前或滞后于输入信号的相位误差如果本地恢复时钟超前于输入信号时,则超前,/,滞后脉冲,UD,输出为输出为高电平,反之则为低电平可见,在输出信号,fout,为超前、滞后或者同步于,fin,时候,,PE,的脉冲前沿距离,fin,的上升沿相位是不等的数控振荡器的原理,功能:产生同步时钟信号,本文中使用的是可变模式分频器同时数控振荡器可由一个可逆计数器来实现数字环路滤波器(,DLF,)作用是控制噪声和高频分量同时消除鉴相器的相位差信号,PE,中的高频成分,并且控制着环路相位校正的速度与精度,并且对环路的校正速度起调节作用,来保证环路性能的稳定实际上可用一变模可逆计数器(设模数为,K,)来实现计数器模值,K,的取值可根据输入信号的相位抖动而定,加大模值,K,,提高,DPLL,抗噪功能但导致捕获时间较长和捕获带宽较窄;减小模值,K,,可以缩短捕获时间,扩展捕获带宽,但降低抗噪声功能。

      本文设计,K,模值为,4,,初始时刻计数器初值为,K/2=2,,这样可以使,DPLL,捕捉速度很快数字环路滤波器,除,N,分频器,,N,分频器是把脉冲加减电路的输出信号在做,N,分频,通过不断调整,N,值的大小,使分频器的输出信号能与输入信号的相位保持同步,以达到锁相环的稳定,从而使得整个环路得到输出信号,所以通过改变分频值,N,就能够获取不一样的环路中心频率关于改进型,XOR,鉴相器原理图,,改进型,XOR,鉴相器,DPLL,仿真结果,,宽频带,DPLL,频率捕获电路原理图,将改进型异或门鉴相器原理图与宽频带,DPLL,频率捕获原理图二者合并,就是完整的宽频带,DPLL,数据电路测得输入信号,fin,的周期信号,time[3..0],被送往锁相环分频器,lpm_counter2,,去控制数控振荡器的输出振荡频率该宽频带,DPLL,电路的最高捕获频率,fcmax=fclk/4,,最低频率,fcmin=fclk/4M,M,为,N,分频器的最大取值本文设计中,,fclk=64MHz,,,M=16,所以锁相环的频率理论捕获范围应该在,16~1MHz,,对应的输入码流速率为,32~2MHz,下面分别是当,fin=16MHz,和,fin=1.6MHz,时候的波形图。

      当,fin=,1,6MHz,时候仿真波形,当,fin=,1,.6MHz,时候的仿真波形,结论,根据仿真结果可以实现稳定锁相的最低频率,1.2,MHz,,比理论值,1,MHz,略高,可实现最高锁相频率为,1,6MHz,,捕获时间为一个,fin,的周期由上面可知:成功实现了捕获时间低而捕获带宽又在一定程度上变得相当宽的全数字锁相环,相对解决了“捕获带宽”和“捕获时间”相互矛盾冲突的问题。

      点击阅读更多内容
      关于金锄头网 - 版权申诉 - 免责声明 - 诚邀英才 - 联系我们
      手机版 | 川公网安备 51140202000112号 | 经营许可证(蜀ICP备13022795号)
      ©2008-2016 by Sichuan Goldhoe Inc. All Rights Reserved.