好文档就是一把金锄头!
欢迎来到金锄头文库![会员中心]
电子文档交易市场
安卓APP | ios版本
电子文档交易市场
安卓APP | ios版本

Quartus_II使用教程-完整实例资料.docx

10页
  • 卖家[上传人]:飞翔****08
  • 文档编号:247340341
  • 上传时间:2022-01-28
  • 文档格式:DOCX
  • 文档大小:780.95KB
  • / 10 举报 版权申诉 马上下载
  • 文本预览
  • 下载提示
  • 常见问题
    • 教程指南 | 借鉴参考Quartus Ⅱ入门教程〔一个Verilog程序的编译和功能仿真〕Quartus Ⅱ是Altera公司推出的专业EDA工具,支持原理图输入、硬件描述语言的输入等多种输入方式硬件描述语言的输入方式是利用类似高级程序的设计方法来设计出数字系统接下来我们对这种智能的EDA工具进展初步的学习使大家以后的数字系统设计更加容易上手菜单栏快捷工具栏第一步:翻开软件任务管理窗口信息栏工作区资源管理窗口l 快捷工具栏:提供设置〔setting〕,编译〔compile〕等快捷方式,方便用户使用,用户也可以在菜单栏的下拉菜单找到相应的选项l 菜单栏:软件所有功能的控制选项都可以在其下拉菜单中找到l 信息栏:编译或者综合整个过程的详细信息显示窗口,包括编译通过信息和报错信息所建工程的保存路径第二步:新建工程〔file>new Project Wizard〕1工程名称:顶层模块名〔芯片级设计为实体名〕,要求与工程名称一样如果有已经存在的文件就在该过程中添加,软件将直接将用户所添加的文件添加到工程中工程名称2添加已有文件〔没有已有文件的直接跳过next〕3选择芯片型号〔我们选择MAX3000A系列下的EPM3256AQC208-10芯片〕(注:如果不下载到开发板上进展测试,这一步可以不用设置)选择芯片快速搜索所需的芯片所选的芯片的系列型号4选择仿真,综合工具〔第一次实验全部利用quartus做,三项都选None,然后next〕选择时序分析仪选择第三方仿真工具,如果使用Quartus内部仿真工具那么选择none选择第三方综合工具,如果使用Quartus内部综合工具那么选择none5工程建立完成〔点finish〕工程建立完成,该窗口显示所建立工程所有的芯片,其他第三方EDA工具选择情况,以及模块名等等信息。

      第三步:添加文件〔file>new>VHDL file〕,新建完成之后要先保存我们选择Verilog HDL File设计文件格式既选择Verilog文本输入形式第四步:编写程序以实现一个与门和或门为例,Verilog描述源文件如下:module test(a,b,out1,out2);input a,b;Output out1,out2;assignout1=a&b;assign out2=a | b;endmodule然后保存源文件;第五步:检查语法〔点击工具栏的这个按钮〔start Analysis & synthesis〕〕语法检查成功,没有error级别以上的错误该窗口显示了语法检查后的详细信息,包括所使用的io口资源的多少等内容,相应的英文名大家可以自己查阅点击确定完成语法检查第六步:〔锁定引脚,点击工具栏的〔pin planner〕〕(注:如果不下载到开发板上进展测试,引脚可以不用分配)顶层某块的输入输出口与物理的芯片端口想对应各个端口的输入输出类型双击location 为您的输入输出配置引脚选择为使用端口选项卡第七步:整体编译〔工具栏的按钮〔start Complilation〕〕该窗口给出综合后代码的资源使用情况既芯片型号等等信息。

      第八步:功能仿真〔直接利用quratus进展功能仿真〕1 将仿真类型设置为功能仿真〔Assignments>setting>Simulator Settings>下拉>Function〕Functional表示功能仿真,既不包括时序信息,timinng表示时序仿真参加线及存放器的延时信息2 建立一个波形文件:〔new>Vector Waveform File〕添加波形文件作为信号输出文件,以便观察信号的输出情况然后导入引脚〔双击Name下面空白区域>Node Finder>list>点击〕:点击产生端口列表点击如以下图添加信号双击弹出右边的对话框接下来设置鼓励信号〔单击>选择>Timing>Multiplied by 1〕我们自定义的输入信号设置输入信号周期设置仿真的开场及完毕时间设置b信号源的时候类同设置a信号源,最后一步改为Multiplied by 2然后要先生成仿真需要的网表〔工具栏processing>Generate Functional Simulation Netlist〕接下来开场仿真〔仿真前要将波形文件保存,点击工具栏开场仿真〕:由a,b 两个信号经过我们设计的模块产生的结果观察波形,刚好符合我们的逻辑。

      功能仿真通过第九步:下载〔点击〔Programmer〕,再点击Hardware Setup配置下载电缆,单击弹出窗口的“Add Hardware〞按钮,选择并口下载ByteBlasterMV or ByteBlasterMVⅡ,单击“Close〞按钮完成设置CPLD器件生成的下载文件后缀名为.pof,点击以下图所示方框,选中下载文件,然后直接点击start按钮开场下载〕点击该按钮开场下载下载进度条下载是该选项必须打勾完!10word文档 | 实用可编辑。

      点击阅读更多内容
      关于金锄头网 - 版权申诉 - 免责声明 - 诚邀英才 - 联系我们
      手机版 | 川公网安备 51140202000112号 | 经营许可证(蜀ICP备13022795号)
      ©2008-2016 by Sichuan Goldhoe Inc. All Rights Reserved.