好文档就是一把金锄头!
欢迎来到金锄头文库![会员中心]
电子文档交易市场
安卓APP | ios版本
电子文档交易市场
安卓APP | ios版本

数字电路逻辑设计(第二版) 王毓银 电子科技大学.doc

7页
  • 卖家[上传人]:
  • 文档编号:41916740
  • 上传时间:2018-05-31
  • 文档格式:DOC
  • 文档大小:30KB
  • / 7 举报 版权申诉 马上下载
  • 文本预览
  • 下载提示
  • 常见问题
    • 数字电路逻辑设计数字电路逻辑设计( (第二版第二版) ) 王毓银王毓银 电子科技大学电子科技大学第 1 章 绪论1.1 数字信号1.2 数制及其转换1.3 二一十进制代码(BCD 代码)1.4 算术运算与逻辑运算1.5 数字电路1.6 VHDL 1.7 本课程的任务与性质习题第 2 章 逻辑函数及其简化2.1 逻辑代数2.1.1 基本逻辑2.1.2 基本逻辑运算2.1.3 真值表与逻辑函数2.1.4 逻辑函数相等2.1.5 三个规则2.1.6 常用公式2.1.7 逻辑函数的标准形式2.2 逻辑函数的简化2.2.1 公式法(代数法)2.2.2 图解法(卡诺图法)2.2.3 逻辑函数的系统简化法习题第 3 章 集成逻辑门3.1 晶体管的开关特性3.1.1 晶体二极管开关特性3.1.2 晶体三极管开关特性3.2 TTL 集成逻辑门3.2.1 晶体管一晶体管逻辑门电路(TTL)3.2.2 TTL 与非门的主要外部特性3.2.3 TTL 或非门、异或门、OC 门、三态输出门等3.2.4 其他系列 TTL 门电路3.3 发射极耦合逻辑(ECL)门与集成注入逻辑(I2L)电路3.3.1 发射极耦合逻辑(ECL)门3.3.2 I2L 逻辑门3.4 MOS 逻辑门3.4.1 MOS 晶体管3.4.2 MOS 反相器和门电路3.5 CMOS 电路3.5.1 CMOS 反相器工作原理3.5.2 CMOS 反相器的主要特性3.5.3 CMOS 传输门3.5.4 CMOS 逻辑门电路3.5.5 BiCMOS 门电路3.5.6 CMOS 电路的正确使用方法3.6 VHDL 描述逻辑门电路3.6.1 VHDL 描述电路的基本方法3.6.2 VHDL 描述逻辑门电路习题第 4 章 组合逻辑电路4.1 组合逻辑电路分析4.1.1 全加器4.1.2 编码器4.1.3 译码器4.1.4 数值比较器4.1.5 数据选择器4.1.6 奇偶产生/校验电路4.2 组合逻辑电路设计4.2.1 采用小规模集成器件的组合逻辑电路设计4.2.2 采用中规模集成器件实现组合逻辑函数4.3 组合逻辑电路的冒险现象4.3.1 静态逻辑冒险4.3.2 如何判断是否存在逻辑冒险4.3.3 如何避免逻辑冒险4.4 VHDL 描述组合逻辑电路4.4.1 VHDL 表达式、运算符和数据类型4.4.2 在结构体行为描述中常用语句4.4.3 结构描述语句4.4.4 VHDL 语句描述组合逻辑电路习题第 5 章 集成触发器5.1 基本触发器5.1.1 基本触发器电路组成和工作原理5.1.2 基本触发器功能的描述5.2 钟控触发器5.2.1 钟控 R—S 触发器5.2.2 钟控 D 触发器5.2.3 钟控 J-K 触发器5.2.4 钟控 T 触发器5.2.5 电位触发方式的工作特性5.3 主从触发器5.3.1 主从触发器基本原理5.3.2 主从 J-K 触发器主触发器的一次翻转现象5.3.3 主从 J-K 触发器集成单元5.3.4 集成主从 J-K 触发器的脉冲工作特性5.4 边沿触发器5.4.1 维持一阻塞触发器5.4.2 下降沿触发的边沿触发器5.4.3 CMOS 传输门构成的边沿触发器5.5 VHDL 描述触发器5.5.1 时钟信号和复位、置位信号的 VHDL 描述5.5.2 触发器的 VHDL 描述习题第 6 章 时序逻辑电路6.1 时序逻辑电路概述6.2 时序逻辑电路分析6.2.1 时序逻辑电路的分析步骤6.2.2 寄存器、移位寄存器6.2.3 同步计数器6.2.4 异步计数器6.3 时序逻辑电路设计6.3.1 同步时序逻辑电路设计的一般步骤6.3.2 采用小规模集成器件设计同步计数器6.3.3 采用小规模集成器件设计异步计数器6.3.4 采用中规模集成器件实现任意模值计数(分频)器6.4 序列信号发生器6.4.1 设计给定序列信号的产生电路6.4.2 根据序列循环长度 M 的要求设计发生器电路6.5 时序逻辑电路的 VHDL 描述6.5.1 移位寄存器的 VHDL 描述6.5.2 计数器的 VHDL 描述习题第 7 章 半导体存储器7.1 概述7.1.1 半导体存储器的特点与应用7.1.2 半导体存储器的分类7.1.3 半导体存储器的主要技术指标7.2 顺序存取存储器(SAM)7.2.1 动态 CMOS 反相器7.2.2 动态 CMOS 移存单元7.2.3 动态移存器和顺序存取存储器(SAM)7.3 随机存取存储器(RAM)7.3.1 RAM 的结构7.3.2 RAM 存储单元7.3.3 RAM 集成片 HM6264 简介7.3.4 RAM 存储容量的扩展7.4 只读存储器(ROM)7.4.1 固定 ROM7.4.2 可编程 ROM7.4.3 利用 ROM 实现组合逻辑函数7.4.4 EPROM 集成片简介习题第 8 章 可编程逻辑器件8.1 可编程逻辑器件基本结构8.1.1 “与一或”阵列结构8.1.2 查找表结构8.1.3 可编程逻辑器件编程技术8.2 简单可编程逻辑器件(SPLD)8.2.1 PAL 器件的基本结构8.2.2 GAL 器件的基本结构8.2.3 典型 GAL 器件8.3 复杂可编程逻辑器件(CPLD)8.3.1 概述8.3.2 可编程互连阵列结构 CPLD8.3.3 全局互连结构 CPLD8.4 现场可编程门阵列(FPGA)器件8.4.1 概述8.4.2 连续互连型 FPGA 器件8.4.3 分段互连型 FPGA 器件8.4.4 FPGA 器件特点8.5 可编程逻辑器件的开发8.5.1 PLD 设计流程8.5.2 PLD 编程与配置习题第 9 章 脉冲单元电路9.1 脉冲信号与电路9.1.1 脉冲信号9.1.2 脉冲电路9.2 集成门构成的脉冲单元电路9.2.1 施密特触发器9.2.2 单稳态触发器9.2.3 多谐振荡器9.3 555 定时器及其应用9.3.1 555 定时器的电路结构9.3.2 用 555 定时器构成施密特触发器9.3.3 用 555 定时器构成单稳态触发器9.3.4 用 555 定时器构成多谐振荡器习题第 10 章 模数转换器和数模转换器10.1 概述10.1.1 数字控制系统1O.1.2 数据传输系统10.1.3 自动测试和测量设备10.1.4 多媒体计算机系统10.2 数模转换器(DAC)10.2.1 数模转换原理和一般组成10.2.2 权电阻网络 DAC10.2.3 R-2R 倒 T 形电阻网络 DAC10.2.4 单值电流型网络 DAC10.2.5 集成 DAC 及其应用举例10.2.6 DAC 的转换精度与转换速度10.3 模数转换器(ADC)10.3.1 模数转换基本原理10.3.2 并联比较型 ADC10.3.3 逐次逼近型 ADC10.3.4 双积分型 ADC10.4 集成 ADC 及其应用举例10.4.1 双积分型集成 ADC10.4.2 逐次逼近型集成 ADC10.4.3 ADC 的转换精度和转换速度习题第 11 章 数字系统设计基础11.1 数字系统设计的基本方法11.1.1 数字系统的组成11.1.2 数字系统设计方法11.2 系统控制器的描述11.2.1 ASM 图描述方法11.2.2 控制器设计——硬件实现11.2.3 控制器设计——软件设计(VHDL 描述)11.3 数字系统设计举例11.3.1 方案构思11.3.2 顶层的 VHDL 实现11.3.3 次级模块电路分析与设计11.3.4 控制器电路的设计习题附录一 半导体集成电路型号命名方法附录二 集成电路主要性能参数附录三 二进制逻辑单元图形符号说明主要参考文献汉英名词术语对照。

      点击阅读更多内容
      关于金锄头网 - 版权申诉 - 免责声明 - 诚邀英才 - 联系我们
      手机版 | 川公网安备 51140202000112号 | 经营许可证(蜀ICP备13022795号)
      ©2008-2016 by Sichuan Goldhoe Inc. All Rights Reserved.