
触发器和时序逻辑电路.ppt
50页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页第第14章章 触发器和时序逻辑电路触发器和时序逻辑电路14.1 双稳态触发器双稳态触发器*14.2 寄存器寄存器14.3 计数器计数器*14.4 555定时器及其应用定时器及其应用*14.5 应用举应用举例例 下一页下一页总目录总目录 章目录章目录返回返回上一页上一页第第14章章 触发器和时序逻辑电路触发器和时序逻辑电路 时序逻辑电路:时序逻辑电路:时序逻辑电路:时序逻辑电路:任意时刻的输出不仅取决于当任意时刻的输出不仅取决于当任意时刻的输出不仅取决于当任意时刻的输出不仅取决于当前的输入信号,而且还取决于电路原来的状态前的输入信号,而且还取决于电路原来的状态前的输入信号,而且还取决于电路原来的状态前的输入信号,而且还取决于电路原来的状态 具有具有具有具有记忆功能记忆功能记忆功能记忆功能 触发器触发器触发器触发器是其基本单元是其基本单元是其基本单元是其基本单元触发器的分类:触发器的分类:触发器的分类:触发器的分类:1 1、按其稳定、按其稳定、按其稳定、按其稳定 工作状态分工作状态分工作状态分工作状态分双稳态触发器双稳态触发器双稳态触发器双稳态触发器无稳态触发器无稳态触发器无稳态触发器无稳态触发器RSRS触发器触发器触发器触发器JKJK触发器触发器触发器触发器D D触发器触发器触发器触发器T T触发器触发器触发器触发器2 2、按其结构分、按其结构分、按其结构分、按其结构分主从型触发器主从型触发器主从型触发器主从型触发器维持阻塞型触发器维持阻塞型触发器维持阻塞型触发器维持阻塞型触发器★★★★掌握掌握掌握掌握其功能其功能其功能其功能★★★★掌握掌握掌握掌握JKJK触发触发触发触发器和器和器和器和D D触发器及触发器及触发器及触发器及其相关集成芯其相关集成芯其相关集成芯其相关集成芯片的使用。
片的使用片的使用片的使用下一页下一页总目录总目录 章目录章目录返回返回上一页上一页14.1 双稳态触发器双稳态触发器14.1.1 14.1.1 RSRS 触发器触发器触发器触发器一、基本一、基本一、基本一、基本 RS RS 触发器触发器触发器触发器1. 1. 逻辑图逻辑图逻辑图逻辑图( (电路结构电路结构电路结构电路结构) )Q&&SDRDQG1G2两两互互补补输输出出端端直接置直接置位端位端直接复直接复位端位端两个稳态两个稳态两个稳态两个稳态“0”“0”态态态态( (复位状复位状复位状复位状态态态态) )“1”“1”态态态态( (置位状置位状置位状置位状态态态态) )逻辑符号:逻辑符号:逻辑符号:逻辑符号:QRSDRDQS低电平有效低电平有效低电平有效低电平有效下一页下一页总目录总目录 章目录章目录返回返回上一页上一页2. 2. 工作原理工作原理工作原理工作原理令令Qn:原来的状态,:原来的状态,原态原态 Qn+1:新的状态,:新的状态,次态次态Q&&SDRDQG1G20SD输入输入RDQn输出输出Qn+1功能功能1 00 11 10 0010置置“0”0111置置“1”0011保持保持0××1××禁用禁用跳转跳转跳转跳转跳转跳转跳转跳转下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(1) SD=1,,RD = 0若触发器原态为若触发器原态为“1”态态Q&&SDRDQG1G21010110若触发器原态为若触发器原态为“0”态态Q&&SDRDQG1G21001110置置“0”下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2) SD=0,,RD = 1若触发器原态为若触发器原态为“1”态态Q&&SDRDQG1G20110110若触发器原态为若触发器原态为“0”态态Q&&SDRDQG1G20101110置置“1”下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(3) SD=1,,RD = 1若触发器原态为若触发器原态为“1”态态Q&&SDRDQG1G21110110保持保持0若触发器原态为若触发器原态为“0”态态Q&&SDRDQG1G211010011下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(4) SD=0,,RD = 0Q&&SDRDQG1G21100违背逻辑关系,违背逻辑关系,应避免应避免下一页下一页总目录总目录 章目录章目录返回返回上一页上一页3. 3. 基本基本基本基本 RSRS 触发器状态表触发器状态表触发器状态表触发器状态表SDRDQnQn+11 0 0 0××××1 0 1 00 1 0 10 1 1 1 1 1 0 0 1 1 1 10 0 00 0 14. 4. 波形图波形图波形图波形图已知:初态已知:初态Q = 0SDRDQ0下一页下一页总目录总目录 章目录章目录返回返回上一页上一页由由由由“ “或非或非或非或非” ”门构成的基本门构成的基本门构成的基本门构成的基本 RSRS 触发器触发器触发器触发器Q≥1SDRDQG1G2≥1逻辑符号:逻辑符号:逻辑符号:逻辑符号:QRSDRDQS逻辑状态表:逻辑状态表:逻辑状态表:逻辑状态表:0SDRDQnQn+1功能功能0 11 00 01 1010置置“0”0111置置“1”0011保持保持0××1××禁用禁用高电平有效高电平有效高电平有效高电平有效下一页下一页总目录总目录 章目录章目录返回返回上一页上一页二、可控二、可控二、可控二、可控 RSRS 触发器触发器触发器触发器1. 1. 逻辑图逻辑图逻辑图逻辑图( (电路结构电路结构电路结构电路结构) )Q&&SDRDQG1G2&&G3G4SRCP逻辑符号:逻辑符号:逻辑符号:逻辑符号:QRSDRDQSS1SCPC1R1R基本基本基本基本 RSRS 触发器触发器触发器触发器导引电路导引电路导引电路导引电路( (控制电路控制电路控制电路控制电路) )CPCP:时钟输入端:时钟输入端:时钟输入端:时钟输入端S S:置位端:置位端:置位端:置位端R R:复位端:复位端:复位端:复位端S SD D:直接置位端:直接置位端:直接置位端:直接置位端R RD D:直接复位端:直接复位端:直接复位端:直接复位端下一页下一页总目录总目录 章目录章目录返回返回上一页上一页2. 2. 工作原理工作原理工作原理工作原理Q&&SDRDQG1G2&&G3G4SRCP当当CP = 0时时 S SD D,,,,R RD D 用于预置触用于预置触用于预置触用于预置触发器的初始状态。
发器的初始状态发器的初始状态发器的初始状态 工作过程中应处于工作过程中应处于工作过程中应处于工作过程中应处于高电平,对电路工作高电平,对电路工作高电平,对电路工作高电平,对电路工作状态无影响状态无影响状态无影响状态无影响110被封锁被封锁被封锁被封锁被封锁被封锁被封锁被封锁11R R,,,,S S 输入状态不起作用,输入状态不起作用,输入状态不起作用,输入状态不起作用,触发器状态不变触发器状态不变触发器状态不变触发器状态不变当当CP = 1时时1打开打开打开打开打开打开打开打开触发器状态由触发器状态由触发器状态由触发器状态由R R,,,,S S 输入状态决定输入状态决定输入状态决定输入状态决定下一页下一页总目录总目录 章目录章目录返回返回上一页上一页当当CP = 1时时Q&&SDRDQG1G2&&G3G4SRCP111100110(1) S =1,,R= 0触发器置触发器置“1”(2) S =0,,R= 1Q&&SDRDQG1G2&&G3G4SRCP111011001触发器置触发器置“0”下一页下一页总目录总目录 章目录章目录返回返回上一页上一页当当CP = 1时时Q&&SDRDQG1G2&&G3G4SRCP1110011(3) S =0,,R= 0触发器状态不触发器状态不变变(4) S =1,,R= 1Q&&SDRDQG1G2&&G3G4SRCP111110011违背逻辑关系,违背逻辑关系,应避免应避免下一页下一页总目录总目录 章目录章目录返回返回上一页上一页3. 3. 可控可控可控可控 RSRS 触发器状态表触发器状态表触发器状态表触发器状态表0SRQnQn+1功能功能×× ××1 00 10 0010保持保持0111置置“1”0011保持保持0011CP1 10××1××禁用禁用01置置“0”下一页下一页总目录总目录 章目录章目录返回返回上一页上一页例例1::画出可控画出可控画出可控画出可控 R R----S S 触发器的输出波形。
触发器的输出波形触发器的输出波形触发器的输出波形R RS SC C不定不定不定不定0 01下一页下一页总目录总目录 章目录章目录返回返回上一页上一页14.1.2 14.1.2 JKJK触发器触发器触发器触发器1. 1. 逻辑符号逻辑符号逻辑符号逻辑符号时钟下降时钟下降时钟下降时钟下降沿翻转沿翻转沿翻转沿翻转QRSDRDQSJ1JCPC1K1K有些输入端不止一个:有些输入端不止一个:有些输入端不止一个:有些输入端不止一个:QRSDRDQSJ11JCPC11KJ2K1K2&&下一页下一页总目录总目录 章目录章目录返回返回上一页上一页2. 2. 状态表状态表状态表状态表JKQnQn+1功能功能1 00 10 00111置置“1”0011保持保持0011CP1 10110计数计数置置“0”(下降沿下降沿)1QnQn0下一页下一页总目录总目录 章目录章目录返回返回上一页上一页例例2::画出画出画出画出JK 触发器触发器的输出波形设初始状态的输出波形设初始状态的输出波形设初始状态的输出波形设初始状态为为为为“0”“0”态CJKQ下降沿触发翻转下降沿触发翻转下一页下一页总目录总目录 章目录章目录返回返回上一页上一页时钟上升时钟上升时钟上升时钟上升沿翻转沿翻转沿翻转沿翻转14.1.3 D 14.1.3 D 触发器触发器触发器触发器1. 1. 逻辑符号逻辑符号逻辑符号逻辑符号QRSDRDQSD1DCPC12. 2. 状态表状态表状态表状态表DQnQn+1功能功能010010置置“0”0111置置“1”01特性方程:特性方程:特性方程:特性方程:例:画出例:画出例:画出例:画出 工作波形图。
工作波形图工作波形图工作波形图 C D Q下一页下一页总目录总目录 章目录章目录返回返回上一页上一页14.1.4 14.1.4 触发器逻辑功能的转换触发器逻辑功能的转换触发器逻辑功能的转换触发器逻辑功能的转换1. 1. 将将将将JKJK触发器转换为触发器转换为触发器转换为触发器转换为 D D 触发器触发器触发器触发器QRSDRDQSD1JCPC11K1JK当当D=1时,即时,即J=1,,K=0,在,在CP的下降沿的下降沿触发器触发器翻转为翻转为“1”态态;;当当D=0时,即时,即J=0,,K=1,在,在CP的下降沿的下降沿触发器触发器翻转为翻转为“0”态态;;仍为下降仍为下降沿翻转沿翻转逻辑符号逻辑符号逻辑符号逻辑符号QRSDRDQSD1DCPC1下一页下一页总目录总目录 章目录章目录返回返回上一页上一页2. 2. 将将将将JKJK触发器转换为触发器转换为触发器转换为触发器转换为 T T 触发器触发器触发器触发器T 触发器的逻辑状态表:触发器的逻辑状态表:TQnQn+1功能功能01保持保持00110110计数计数QnQnQRSDRDQST1JCPC11KJK若将若将T 接至高电平接至高电平(T=1),则变成,则变成T' 触发器触发器。
3. 3. 将将将将D D触发器转换为触发器转换为触发器转换为触发器转换为 T'T' 触发器触发器触发器触发器1DCPC1下一页下一页总目录总目录 章目录章目录返回返回上一页上一页14.3 计数器计数器计数器是数字电路和计算机中广泛应用的一种逻辑计数器是数字电路和计算机中广泛应用的一种逻辑计数器是数字电路和计算机中广泛应用的一种逻辑计数器是数字电路和计算机中广泛应用的一种逻辑部件,可累计输入脉冲的个数,可用于定时、分频、部件,可累计输入脉冲的个数,可用于定时、分频、部件,可累计输入脉冲的个数,可用于定时、分频、部件,可累计输入脉冲的个数,可用于定时、分频、时序控制等时序控制等时序控制等时序控制等1 1、按计数器的触发器是、按计数器的触发器是、按计数器的触发器是、按计数器的触发器是否同时翻转否同时翻转否同时翻转否同时翻转同步计数器同步计数器同步计数器同步计数器异步计数器异步计数器异步计数器异步计数器分类:分类:分类:分类:2 2、按计数器的数、按计数器的数、按计数器的数、按计数器的数字增减方式字增减方式字增减方式字增减方式加法计数器加法计数器加法计数器加法计数器减法计数器减法计数器减法计数器减法计数器可逆计数器可逆计数器可逆计数器可逆计数器3 3、按计数器中数、按计数器中数、按计数器中数、按计数器中数字的编码方式字的编码方式字的编码方式字的编码方式二进制计数器二进制计数器二进制计数器二进制计数器二二二二- -十进制计数器十进制计数器十进制计数器十进制计数器循环码计循环码计循环码计循环码计数器数器数器数器下一页下一页总目录总目录 章目录章目录返回返回上一页上一页14.3.1 14.3.1 二进制计数器二进制计数器二进制计数器二进制计数器1. 1. 异步二进制加法计数器异步二进制加法计数器异步二进制加法计数器异步二进制加法计数器(1) (1) 电路结构电路结构电路结构电路结构( (以三位计数器为例以三位计数器为例以三位计数器为例以三位计数器为例) )清零清零RDQJK2F2QJK1F1QJK0F0CP计数脉冲计数脉冲时钟脉冲不是同时加到触发器上时钟脉冲不是同时加到触发器上时钟脉冲不是同时加到触发器上时钟脉冲不是同时加到触发器上————异步异步异步异步J J、、、、KKKK悬空表示悬空表示悬空表示悬空表示J J=1=1、、、、K K=1=1翻转条件:翻转条件:翻转条件:翻转条件: F F0 0:来一个时钟翻转一次:来一个时钟翻转一次:来一个时钟翻转一次:来一个时钟翻转一次 F F1 1:::: Q Q0 0由由由由1→0 1→0 F F2 2:::: Q Q1 1由由由由1→01→0下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2) (2) 状态表状态表状态表状态表0 0 0 0 1 0 0 1 2 0 1 03 0 1 14 1 0 05 1 0 16 1 1 0 7 1 1 18 0 0 0 计数脉冲计数脉冲二进制数二进制数Q2 Q1 Q0十进制数十进制数0123 45 670下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(3) (3) 工作波形工作波形工作波形工作波形2 2分频分频分频分频4 4分频分频分频分频8 8分频分频分频分频 每个触发器翻转的时间有先后,与每个触发器翻转的时间有先后,与计数脉冲不同步计数脉冲不同步C12345678Q0Q1Q2下一页下一页总目录总目录 章目录章目录返回返回上一页上一页2. 2. 同步二进制加法计数器同步二进制加法计数器同步二进制加法计数器同步二进制加法计数器(1) (1) 电路结构电路结构电路结构电路结构( (以三位计数器为例以三位计数器为例以三位计数器为例以三位计数器为例) )清零清零RDQJK2F2QJK1F1QJK0F0CP计数脉冲计数脉冲时钟脉冲同时加到各个触发器上时钟脉冲同时加到各个触发器上时钟脉冲同时加到各个触发器上时钟脉冲同时加到各个触发器上————同步同步同步同步下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2) (2) 逻辑关系逻辑关系逻辑关系逻辑关系F0F1F2触发器翻触发器翻触发器翻触发器翻转条件转条件转条件转条件J J、、、、K K端逻端逻端逻端逻辑表达式辑表达式辑表达式辑表达式每输入一每输入一CP翻一次翻一次J0 =K0 =1Q0 =1J1 =K1 = Q0Q0 = Q1 = 1 J2 =K2 = Q1Q0又称驱又称驱又称驱又称驱动方程动方程动方程动方程(3) (3) 状态表状态表状态表状态表0 0 0 0 1 0 0 1 2 0 1 03 0 1 14 1 0 05 1 0 16 1 1 0 7 1 1 18 0 0 0 计数计数脉冲脉冲二进制数二进制数Q2 Q1 Q0下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(3) (3) 工作波形工作波形工作波形工作波形C12345678Q0Q1Q2各触发器状态的变换和计数脉冲同步各触发器状态的变换和计数脉冲同步各触发器状态的变换和计数脉冲同步各触发器状态的变换和计数脉冲同步下一页下一页总目录总目录 章目录章目录返回返回上一页上一页例例例例1 1::::分析如图所示两个逻辑电路的逻辑功能。
分析如图所示两个逻辑电路的逻辑功能分析如图所示两个逻辑电路的逻辑功能分析如图所示两个逻辑电路的逻辑功能设初始状态为设初始状态为设初始状态为设初始状态为“000”“000”CP清零清零清零清零RDQD0F0QD1F1QD2F2(a)CP清零清零清零清零RDQD0F0QD1F1QD2F2(b)下一页下一页总目录总目录 章目录章目录返回返回上一页上一页Q0CP12 3 4 5 6 7 8Q1Q20 0 0 0 1 0 0 12 0 1 0 3 0 1 14 1 0 0 5 1 0 16 1 1 0 7 1 1 18 0 0 0 脉冲数脉冲数Q2 Q1 Q0 二二 进进 制制 数数三位二三位二三位二三位二进制进制进制进制( (八八八八进制进制进制进制) )异异异异步加法步加法步加法步加法计数器计数器计数器计数器CP清零清零清零清零RDQD0F0QD1F1QD2F2(a)下一页下一页总目录总目录 章目录章目录返回返回上一页上一页Q0CP12 3 4 5 6 7 8Q1Q20 0 0 0 1 1 1 12 1 1 0 3 1 0 14 1 0 0 5 0 1 16 0 1 0 7 0 0 18 0 0 0 脉冲数脉冲数Q2 Q1 Q0 二二 进进 制制 数数三位二三位二三位二三位二进制进制进制进制( (八八八八进制进制进制进制) )异异异异步减法步减法步减法步减法计数器计数器计数器计数器CP清零清零清零清零RDQD0F0QD1F1QD2F2(b)下一页下一页总目录总目录 章目录章目录返回返回上一页上一页例例例例2 2::::分析图示逻辑电路的逻辑功能分析图示逻辑电路的逻辑功能分析图示逻辑电路的逻辑功能分析图示逻辑电路的逻辑功能, ,说明其用处。
说明其用处说明其用处说明其用处设初始状态为设初始状态为设初始状态为设初始状态为“000”“000”清零清零RDQJK2F2QJK1F1QJK0F0CP计数脉冲计数脉冲下一页下一页总目录总目录 章目录章目录返回返回上一页上一页解:解:解:解:(1) (1) 写出各触发器写出各触发器写出各触发器写出各触发器J J、、、、K K端端端端和和和和CPCP端的逻辑表达式端的逻辑表达式端的逻辑表达式端的逻辑表达式 C0= CP K0 =1 J0 =Q2K1 =1 J1 =1C1= Q0J2=Q0Q1K2 =1C2= CP 清零清零RDQJK2F2QJK1F1QJK0F0CP计数脉冲计数脉冲由于计数脉冲没有同时由于计数脉冲没有同时由于计数脉冲没有同时由于计数脉冲没有同时加到各位触发器上,所加到各位触发器上,所加到各位触发器上,所加到各位触发器上,所以为以为以为以为异步计数器异步计数器异步计数器异步计数器下一页下一页总目录总目录 章目录章目录返回返回上一页上一页011111CPCP J J2 2= =Q Q0 0Q Q1 1K K2 2 =1=1 J J1 1 = = K K1 1 =1=1K K0 0 =1=1 J J0 0 = =Q Q2 2Q Q2 2 Q Q1 1 Q Q0 0011111011111111111011101011111000010012010301141005000由表可知,经由表可知,经由表可知,经由表可知,经5 5个脉冲循环一次,个脉冲循环一次,个脉冲循环一次,个脉冲循环一次,为异步五进制计数器。
为异步五进制计数器为异步五进制计数器为异步五进制计数器2(2) ) 列写状态表列写状态表列写状态表列写状态表CP1= Q0下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(3(3) ) 工作波形工作波形工作波形工作波形C12345Q0Q1Q2下一页下一页总目录总目录 章目录章目录返回返回上一页上一页14.3.2 14.3.2 十进制计数器十进制计数器十进制计数器十进制计数器计数规律:计数规律:计数规律:计数规律:“ “逢十进一逢十进一逢十进一逢十进一” ”它是用四位二进制数四位二进制数四位二进制数四位二进制数表示表示表示表示对对对对 应的应的应的应的十进制数十进制数十进制数十进制数,所以又称为二,所以又称为二,所以又称为二,所以又称为二- -十进制计数器十进制计数器十进制计数器十进制计数器1. 1. 同步十进制加法计数器同步十进制加法计数器同步十进制加法计数器同步十进制加法计数器取四位二进制数前面的取四位二进制数前面的取四位二进制数前面的取四位二进制数前面的0000 ~10010000 ~1001来表示十进制的来表示十进制的来表示十进制的来表示十进制的0~90~9十个数码,而去掉后面的十个数码,而去掉后面的十个数码,而去掉后面的十个数码,而去掉后面的1010 ~11111010 ~1111六个数。
六个数以采用以采用以采用以采用 84218421编码的十进制计数器为例编码的十进制计数器为例编码的十进制计数器为例编码的十进制计数器为例下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(1) (1) 电路结构电路结构电路结构电路结构RDQJK2F2QJK1F1QJK0F0CPQJK3F3F0::J0 =K0 =1(2) (2) 逻辑关系逻辑关系逻辑关系逻辑关系F1:: J1=Q3Q0 ,,K1=Q0F2:: J2=K2=Q1Q0F3:: J3=Q2Q1Q0,,K3=Q0下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(3(3) ) 状态表状态表状态表状态表CP JCP J3 3 K K3 3 J J2 2 K K2 2 J J1 1 K K1 1 J J0 0 K K0 0 Q Q3 3 Q Q2 2 Q Q1 1 Q Q0 0 F0::J0 =K0 =1F1:: J1=Q3Q0 K1=Q0F2::J2=Q1Q0 K2=Q1Q0F3::J3=Q2Q1Q0 K3=Q000 0 0 0 0 0 0 0 0 0 1 110 0 0 1 0 0 0 0 1 1 1 120 0 1 0 0 0 0 0 0 0 1 130 0 1 1 0 0 1 1 1 1 1 140 1 0 0 0 0 0 0 0 0 1 150 1 0 1 0 1 0 0 1 1 1 160 1 1 0 0 0 0 0 0 0 1 170 1 1 1 1 1 1 1 1 1 1 181 0 0 0 0 0 0 0 0 0 1 191 0 0 1 0 1 0 0 0 0 1 1100 0 0 0下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(4(4) ) 工作波形工作波形工作波形工作波形Q0Q1Q2Q3C12345678910下一页下一页总目录总目录 章目录章目录返回返回上一页上一页14.3.3 14.3.3 异步十进制计数器异步十进制计数器异步十进制计数器异步十进制计数器以以以以74LS29074LS290型型型型异步二异步二异步二异步二- -五五五五- -十进制计数器为例。
十进制计数器为例十进制计数器为例十进制计数器为例一、电路结构一、电路结构一、电路结构一、电路结构QJK2F2QJK1F1QJK0F0CP1QJK3F3CP0&R0(2)R0(1)&S9(2)S9(1)SDSDRDRDRDRD清零输清零输清零输清零输入端入端入端入端置置置置 “9”“9”输输输输入端入端入端入端下一页下一页总目录总目录 章目录章目录返回返回上一页上一页二、逻辑功能二、逻辑功能二、逻辑功能二、逻辑功能QJK2F2QJK1F1QJK0F0CP1QJK3F3CP0&R0(2)R0(1)&S9(2)S9(1)SDSDRDRDRDRD0 1 1100000清零清零下一页下一页总目录总目录 章目录章目录返回返回上一页上一页二、逻辑功能二、逻辑功能二、逻辑功能二、逻辑功能QJK2F2QJK1F1QJK0F0CP1QJK3F3CP0&R0(2)R0(1)&S9(2)S9(1)SDSDRDRDRDRD1 1 01100置置“9”下一页下一页总目录总目录 章目录章目录返回返回上一页上一页二、逻辑功能二、逻辑功能二、逻辑功能二、逻辑功能QJK2F2QJK1F1QJK0F0CP1QJK3F3CP0&R0(2)R0(1)&S9(2)S9(1)SDSDRDRDRDRD1计数计数0 0 00 1下一页下一页总目录总目录 章目录章目录返回返回上一页上一页计数功能:计数功能:计数功能:计数功能:QJK2F2QJK1F1QJK0F0CP1QJK3F3CP0&R0(2)R0(1)&S9(2)S9(1)SDSDRDRDRDRD任意一个为任意一个为“0”(1) (1) 二进制计数器二进制计数器二进制计数器二进制计数器:只输入计数脉冲:只输入计数脉冲:只输入计数脉冲:只输入计数脉冲CP0,由,由,由,由Q0输出;输出;输出;输出;(2) (2) 五进制计数器五进制计数器五进制计数器五进制计数器:只输入计数脉冲:只输入计数脉冲:只输入计数脉冲:只输入计数脉冲CP1,由,由,由,由Q1~Q3输出;输出;输出;输出;(3) (3) 十进制计数器十进制计数器十进制计数器十进制计数器:将:将:将:将Q0与与与与CP1相连,输入计数脉冲相连,输入计数脉冲相连,输入计数脉冲相连,输入计数脉冲 CP0 ,由,由,由,由Q0~Q3输出输出输出输出下一页下一页总目录总目录 章目录章目录返回返回上一页上一页74LS290 74LS290 管脚及功能表管脚及功能表管脚及功能表管脚及功能表S91NS92Q2Q1NUCCR01R02C0C1Q0Q3GND74LS29017814CT74LS290 CT74LS290 功能表功能表功能表功能表输输 入入输输 出出Q2Q3R0(1)S9(2)S9(1)R0(2)Q1Q01 100置置置置9 9 0 0 0 0清零清零清零清零功能功能 1 11 0 0 1 0 0 0 0 0 0 0 0 计数计数计数计数下一页下一页总目录总目录 章目录章目录返回返回上一页上一页三、任意进制计数器三、任意进制计数器84218421异步十进制计数器异步十进制计数器异步十进制计数器异步十进制计数器S9(2)S9(1)Q3Q0Q2Q1R0(1)R0(2)C1C0输入计输入计数脉冲数脉冲计数器输出计数器输出五进制计数器五进制计数器五进制计数器五进制计数器S9(2)S9(1)Q3Q0Q2Q1R0(1)R0(2)C1C0输入计输入计数脉冲数脉冲计数器输出计数器输出下一页下一页总目录总目录 章目录章目录返回返回上一页上一页反馈置反馈置0法法(复位法复位法)————将计数器适当改接,利用其将计数器适当改接,利用其将计数器适当改接,利用其将计数器适当改接,利用其清零端进行反馈清零端进行反馈清零端进行反馈清零端进行反馈置置置置“0”“0”,可得到小于原进制的多种进制计数器。
可得到小于原进制的多种进制计数器可得到小于原进制的多种进制计数器可得到小于原进制的多种进制计数器S9(2)S9(1)Q3Q0Q2Q1R0(1)R0(2)C1C0计数脉冲计数脉冲例:例:例:例:用一片用一片用一片用一片74LS29074LS290可构成十以内的任意进制计数器可构成十以内的任意进制计数器可构成十以内的任意进制计数器可构成十以内的任意进制计数器六进制计数器六进制计数器六进制计数器六进制计数器当状态当状态当状态当状态 0110(6)0110(6)出现时,出现时,出现时,出现时,将将将将 Q Q2 2=1=1,,,,Q Q1 1=1 =1 送到复位送到复位送到复位送到复位端端端端 R R0(1)0(1)和和和和R R0(2)0(2),,,,使计数器使计数器使计数器使计数器立即清零立即清零立即清零立即清零状态 0110 0110 仅仅仅仅瞬间存在瞬间存在瞬间存在瞬间存在0000→0001→0010→0011→0100→0101→0000→0001→0010→0011→0100→0101→01100110 →→清零清零清零清零下一页下一页总目录总目录 章目录章目录返回返回上一页上一页S9(2)S9(1)Q3Q0Q2Q1R0(1)R0(2)C1C0计数脉冲计数脉冲九进制计数器九进制计数器九进制计数器九进制计数器当状态当状态当状态当状态 1001 (9)1001 (9)出现时,出现时,出现时,出现时,将将将将 Q Q3 3=1=1,,,,Q Q0 0=1 =1 送到复位送到复位送到复位送到复位端端端端 R R0(1)0(1)和和和和R R0(2)0(2),,,,使计数器使计数器使计数器使计数器立即清零。
立即清零立即清零立即清零七进制计数器七进制计数器七进制计数器七进制计数器S9(2)S9(1)Q3Q0Q2Q1R0(1)R0(2)C1C0计数脉冲计数脉冲&当状态当状态当状态当状态 0111 (7)0111 (7)出现时,出现时,出现时,出现时,使计数器立即清零使计数器立即清零使计数器立即清零使计数器立即清零下一页下一页总目录总目录 章目录章目录返回返回上一页上一页用两片用两片用两片用两片74LS29074LS290可构成一百以内的任意进制计数器可构成一百以内的任意进制计数器可构成一百以内的任意进制计数器可构成一百以内的任意进制计数器例:构成例:构成例:构成例:构成六十进制六十进制六十进制六十进制计数器计数器计数器计数器S9(2)S9(1)Q3Q0Q2Q1R0(1)R0(2)C1C0个位个位计数脉冲计数脉冲十进制十进制十进制十进制S9(2)S9(1)Q3Q0Q2Q1R0(1)R0(2)C1C0十位十位六进制六进制六进制六进制。
