
2023年计算机组成原理考研真题与解析.doc
22页2023年真题1.冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是A.指令操作码的译码结果 B.指令和数据的寻址方式C.指令周期的不同阶段 D.指令和数据所在的存储单元2.一个C语言程序在一台32位机器上运营程序中定义了三个变量x,y和z,其中x和z为int型,y为short型当x=127,y=-9时,执行赋值语句z=x+y后,x,y和z的值分别是A.x=0000007FH,y=FFF9H,z=00000076HB.x=0000007FH,y=FFF9H,z=FFFF0076H C.x=0000007FH,y=FFF7H,z=FFFF0076H D.x=0000007FH,y=FFF7H,z=00000076H3.浮点数加、减运算过程一般涉及对阶、尾数运算、规格化、舍入和判溢出等环节设浮点数的阶码和尾数均采用补码表达,且位数分别为5和7位(均含2位符号位)若有两个数x=27*29/32,y=25*5/8,则用浮点加法计算x+y的最终结果是A. B. C. D. 发生溢出4.某计算机的Cache共有16块,采用2路组相联映射方式(即每组2块)。
每个主存块大小为32字节,按字节编址主存129号单元所在主存块应装入到的Cache组号是A. 0 B. 1 C. 4 D. 65.某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址现要用2K×8位的ROM芯片和4K×4位的RAM芯片来设计该存储器,则需要上述规格的ROM芯片数和RAM芯片数分别是A.1,15 B.2,15C.1,30 D.2,306.某机器字长16位,主存按字节编址,转移指令采用相对寻址,由两个字节组成,第一字节为操作码字段,第二字节为相对位移量字段假定取指令时,每取一个字节PC自动加1若某转移指令所在主存地址为2023H,相对位移量字段的内容为06H,则该转移指令成功转以后目的地址是A. 2023H B. 2023H C. 2023H D. 2023H7.下列关于RISC的叙述中,错误的是A. RISC普遍采用微程序控制器B. RISC大多数指令在一个时钟周期内完毕C. RISC的内部通用寄存器数量相对CISC多D. RISC的指令数、寻址方式和指令格式种类相对CISC少8.某计算机的指令流水线由四个功能段组成,指令流经各功能段的时间(忽略各功能段之间的缓存时间)分别是90ns、80ns、70ns和60ns,则该计算机的CPU时钟周期至少是A. 90ns B. 80ns C. 70ns D. 60ns9.相对于微程序控制器,硬布线控制器的特点是A. 指令执行速度慢,指令功能的修改和扩展容易B. 指令执行速度慢,指令功能的修改和扩展难C. 指令执行速度快,指令功能的修改和扩展容易D. 指令执行速度快,指令功能的修改和扩展难10.假设某系统总线在一个总线周期中并行传输4字节信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz,则总线带宽是A. 10MB/s B. 20MB/s C. 40MB/s D. 80MB/s 11.假设某计算机的存储系统由Cache和主存组成。
某程序执行过程中访存1000次,其中访问Cache缺失(未命中)50次,则Cache的命中率是A. 5% B. 9.5% C. 50% D. 95%12.下列选项中,能引起外部中断的事件是A. 键盘输入 B. 除数为0 C. 浮点运算下溢 D. 访存缺页2023年真题1.下列选项中,能缩短程序执行时间的措施是:Ⅰ.提高CPU时钟频率Ⅱ.优化数据通路结构Ⅲ.对程序进行编译优化A.仅Ⅰ和Ⅱ B.仅Ⅰ和Ⅲ C.仅Ⅱ和Ⅲ D.Ⅰ、Ⅱ和Ⅲ2.假定有4个整数用8位补码分别表达为r1=FEH,r2=F2H,r3=90H,r4=F8H若将运算结构存放在一个8位寄存器中,则下列运算中会发生溢出的是A.r1×r2 B. r2×r3 C. r1×r4 D. r2×r43.假定变量i、f和d的数据类型分别为int、float和double(int用补码表达,float和double分别用IEEE754单精度和双精度浮点数格式表达),已知i=785,f=1.5678e3,d=1.5e100若在32位机器中执行下列关系表达式,则结果为“真”的是Ⅰ.i==(int)(float)I Ⅱ.f==(float)(int)fⅢ.f==(float)(double)f Ⅳ.(d+f)-d==fA.仅Ⅰ和Ⅱ B.仅Ⅰ和Ⅲ C.仅Ⅱ和Ⅲ D.仅Ⅲ和Ⅳ4.假定用若干个2K×4位的芯片组成一个8K×8位的存储器,则地址0B1FH所在芯片的最小地址是A.0000H B.0600H C.0700H D.0800H5.下列有关RAM和ROM的叙述中,对的的是Ⅰ.RAM是易失性存储器,ROM是非易失性存储器Ⅱ.RAM和ROM都采用随机存取方式进行信息访问Ⅲ.RAM和ROM都可用作CacheⅣ.RAM和ROM都需要进行刷新A.仅Ⅰ和Ⅱ B.仅Ⅱ和ⅢC.仅Ⅰ、Ⅱ和Ⅳ D.仅Ⅱ、Ⅲ和Ⅳ6.下列命中组合情况中,一次访存过程中不也许发生的是A.TLB未命中,Cache未命中,Page未命中B.TLB未命中,Cache命中,Page命中C.TLB命中,Cache未命中,Page命中D.TLB命中,Cache命中,Page未命中7.下列寄存器中,汇编语言程序员可见的是A.存储器地址寄存器(MAR) B.程序计数器(PC)C.存储器数据寄存器(MDR) D.指令寄存器(IR)8.下列选项中,不会引起指令流水线阻塞的是A.数据旁路(转发) B.数据相关C.条件转移 D.资源冲突9.下列选项中的英文缩写均为总线规范的是A.PCI、CRT、USB、EISAB.ISA、CPI、VESA、EISAC.ISA、SCSI、RAM、MIPSD.ISA、EISA、PCI、PCI-Express10.单级中断系统中,中断服务程序内的执行顺序是Ⅰ.保护现场Ⅱ.开中断Ⅲ.关中断Ⅳ.保存断点Ⅴ.中断事件解决Ⅵ.恢复现场Ⅶ.中断返回A. Ⅰ→Ⅴ→Ⅵ→Ⅱ→ⅦB. Ⅲ→Ⅰ→Ⅴ→Ⅶ C. Ⅲ→Ⅳ→Ⅴ→Ⅵ→Ⅶ D. Ⅳ→Ⅰ→Ⅴ→Ⅵ→Ⅶ11.假定一台计算机的显示存储器用DRAM芯片实现,若规定显示分辨率为1600×1200,颜色深度为24位,帧频为85Hz,显存总带宽的50%用来刷新屏幕,则需要的显存总带宽至少约为A.245Mbps B.979Mbps C.1958Mbps D.7834Mbps2023年计算机组成原理真题12.下列选项中,描述浮点数操作速度指标的是A.MIPS B.CPI C.IPC D.MFLOPS解答:D。
MFLOPS表达每秒百万次运算13.float型数据通常用IEEE 754单精度浮点数格式表达若编译器将float型变量x分派在 一个32位浮点寄存器FR1中,且x=-8.25,则FR1的内容是A.C1040000H B.C242 0000H C.C184 0000H D.C1C2 0000H解答:Ax的二进制表达为-1000.01﹦-1.000 01×211 根据IEEE754规范隐藏最高位的 “1”,又E-127=3,所以E=130=1000 0010(2)数据存储为1位数符+8位阶码(含阶符)+23位 尾数故FR1内容为1 10000 0010 0000 10000 0000 0000 0000 000 即1100 0001 0000 0100 0000 0000 0000 0000,即C104000H14.下列各类存储器中,不采用随机存取方式的是A.EPROM B.CDROM C.DRAM D.SRAM解答:B光盘采用顺序存取方式15.某计算机存储器按字节编址主存地址空间大小为64MB现用4M×8位的RAM芯片组成32MB的主存储器,则存储器地址寄存器MAR的位数至少是A.22位 B.23位 C.25位 D.26位 解答:D。
64MB的主存地址空间,故而MAR的寻址范围是64M,故而是26位而实际的主存的空间不能代表MAR的位数16.偏移寻址通过将某个寄存器内容与一个形式地址相加而生成有效地址下列寻址方式中, 不属于偏移寻址方式的是A.间接寻址 B.基址寻址 C.相对寻址 D.变址寻址 解答:A间接寻址不需要寄存器,EA=(A)基址寻址:EA=A+基址寄存器内同;相对寻址:EA﹦A+PC内容;变址寻址:EA﹦A+变址寄存器内容17.某机器有一个标志寄存器,其中有进位/借位标志CF、零标志ZF、符号标志SF和溢出标 志OF,条件转移指令bgt(无符号整数比较大于时转移)的转移条件是解答:C无符号整数比较,如A>B,则A-B无进位/借位,也不为0故而CF和ZF均为018.下列给出的指令系统特点中,有助于实现指令流水线的是Ⅰ. 指令格式规整且长度一致 Ⅱ.指令和数据按边界对齐存放 Ⅲ.只有Load/Store指令才干对操作数进行存储访问A.仅Ⅰ、Ⅱ B.仅Ⅱ、Ⅲ C.仅Ⅰ、Ⅲ D.Ⅰ、Ⅱ、Ⅲ 解答:D指令定长、对齐、仅Load/Store指令访存,以上三个都是RISC的特性均可以有效的简化流水线的复杂度19.假定不采用Cache和指令预取技术,且机器处在“开中断”状态,则在下列有关指令执 行的叙述中,错误的是A.每个指令周期中CPU都至少访问内存一次 B.每个指令周期一定大于或等于一个CPU时钟周期 C.空操作指令的指令周期中任何寄存器的内容都不会被改变 D.当前程序在每条指令执行结束时都也许被外部中断打断 20.在系统总线的数据线上,不也许传输的是A.指令 B.操作数 C.握手(应答)信号 D.中断类型号 解答:C。
握手(应答)信号在通信总线上传输21.某计算机有五级中断L4~L0,中断屏蔽字为M4M3M2M1M0,Mi=1(0≤i≤4)表达对Li级中断 进行屏蔽若中断响应优先级从高到低的顺序是L4→L0→L2→L1→L3 ,则L1的中断解决程序中设立的中断屏蔽字是A.11110 B.01101 C.00011 D.01010解答:D高等级置0表达可被中断,比该等级低的置1表达不可被中断22.某计算机解决器主频为50MHz,采用定期查询方式控制设备A的I/O,查询程序运营一次 所用的时钟周期数至少为500在设备A工作期间,为保证数据不丢失,每秒需对其查询 至少200次,则CPU用于设备A的I/O的时间占整个CPU时间的比例至少是A.0.02% B.0.05% C.0.20% D.0.50%解答:C每秒200次查询,每次500个周期,则每秒最少200×500﹦10 0000个周期,100000÷50M=0.20%2023年计算机组成原理真题12.假定基准程序 A 在某计算机上的运营时间为 100 秒,其中 90 秒为 CPU 时间,其余为 I/O 时间若 CPU 速度提高 50%,I/O 速度不变,则运营基准程序 A 所花费的时间是A. 55 秒 B. 60 秒 C. 65 秒 D. 。
