好文档就是一把金锄头!
欢迎来到金锄头文库![会员中心]
电子文档交易市场
安卓APP | ios版本
电子文档交易市场
安卓APP | ios版本

低功耗10位100 mhz流水线ad转换器设计.doc

14页
  • 卖家[上传人]:kms****20
  • 文档编号:40936588
  • 上传时间:2018-05-27
  • 文档格式:DOC
  • 文档大小:285.50KB
  • / 14 举报 版权申诉 马上下载
  • 文本预览
  • 下载提示
  • 常见问题
    • 低功耗低功耗 10 位位 100 MHz 流水线流水线 AD 转换器设计转换器设计时间:2010-11-16 09:07:50 来源:现代电子技术 作者:贺 炜 西安邮电学院摘要:介绍了一个 10 位 100 MHz,1.8 V 的流水线结构模/数转换器(ADC),该 ADC 运用相邻级运算放大器共享技术和逐级电容缩减技术,可以大大减小芯片的功耗和面积电路采用级联 1 个高性能前置采样保持单元和 4 个运放共享的 1.5 位/级 MDAC,并采用栅压自举开关和动态比较器来缩减功耗结果显示,在输入频率达到奈奎斯特频率范围内,整个 ADC 的有效位数始终高于 9 位电路使用 TSMC O.18 μm 1P6M CMOS 工艺,在 100 MHz 的采样频率下,功耗仅为 45 mW关键词:流模/数转换器;运放共享;栅压自举开关;动态比较器O 引言在混合信号集成电路系统中,模/数转换器(ADC)是一个关键的模块许多现代应用,如数字便携设备、视频处理及无线通信等,都要求具有高采样率、低功耗的模/数转换器同时,由于许多模/数转换器被使用在电池供电的便携式设备中,降低其功耗就变得越加重要对于 10 b,1 MSPS 以上的 ADC 系统而言,流水线结构是一种合适的设计方案。

      在此阐述了能够满足 10 位精度、100 MHz 采样率的流水线结构 ADC,并且运用了相邻两级共用一个运放的运放共享技术和逐级电容缩减技术来减小功耗和面积该模/数转换器中采用了低功耗增益提高运算放大器和动态比较器等元件,也更好的降低了功耗1 ADC 电路结构1.5 位/级结构的 ADC 具有许多优点,首先每级多产生一位冗余位来进行数字冗余修正,大大减小比较器失调造成的影响其次较小的单级分辨率可以获得较高的速度1.5位/级结构的单级闭环增益为 2,开关电容电路可以具有较小的负载电容和反馈因子,因此每级可以获得较大的带宽所以本电路采用 1.5 位/级级联的结构图 1 为本文所采用的流水线 ADC 结构,采用了每级 1.5位流水线级级联最前端是一个高性能采样保持电路,虽然采样保持电路需要消耗大量的功耗,但它能够较好地减小由于 MDAC 和子 ADC 之间的采样信号失配造成的孔径误差,可以使得电路性能得到较大提高依次级联 8 个相同的1.5 位/级结构 MDAC,最后一级是一个 2 位的 FLASH ADC所得到的 18 位数字输出依次经过时间对齐电路和数字校正电路,经过数字校正后得到所需要的 10 位数字输出。

      如图 1 所示,电路采用相邻级运算放大器共享技术,后面的 8 个 MDAC 仅需要 4 个运算放大器为了更好地降低功耗,电路使用了逐级电容缩减技术电路中的 Stage 1&2 和Stage 3&4 采用了相同的运算放大器,Stage 5&6 和 Stage 7&8 进行了缩减,缩减因子为 0.71.1 采样保持电路结构图 2 为电容翻转型采样保持电路的结构图相对于电荷转移型的采保电路,这种结构具有较大地反馈系数和较少的电容,使得电路具有实现面积小,噪声低,功耗低,保持相建立时间短等优点,因而更适合于高速的流水线 ADC该电路工作在采样和保持 2 个阶段:采样阶段,clkl,clkl_p,clkl_pp 为高电平,clk2 为低电平,此时输入信号存储在电容上,clkl_PP 先于 clkl_p 和 clkl 截止,clkl_p 先于 clkl,采用 2 个提前截至的时钟波形是为了减小图中采样开关的沟道电荷注入的影响保持阶段,clkl,clkl_p,clkl_PP 为低电平,clk2 为高电平,存储于采样电容的电荷传输至采样保持电路的输出并驱动下级负载该电路的闭环增益为 1由于开关的开关电阻和电荷注入会对电路产生巨大的影响,图 2 中的输入采样开关采用了栅压自举开关,这样可以较大的避免与输入信号相关的电荷的注入。

      1.2 运放共享技术根据流水线 ADC 工作的原理,从时序上来看,单个的MDAC 中的运放只有在保持相处于放大状态而且前一级的保持与后一级的采样同时进行,整个 ADC 在全同步时钟控制下运行在采样相时,运放处于失调消除状态,对电路不能产生任何作用,但同时运放仍要消耗大量的静态功耗所以采用运放共用技术很明显能够减少一半的运放,减小大量的功耗图 3 为运算放大器共用技术的原理图相对于普通结构MDAC 的流水线 ADC,该改进结构的 ADC 两级共用一个运放在时钟相 clkl 时,n 级采样余量信号为 Vres(n-1),n+1级利用运放处于保持状态但当下一个相位时,n 级利用同一个运放进入保持状态,而 n+1 级则采样为 Vres(n),也就是 n 级的余量输出图 3 中只给出了单端结构,实际的电路一般都为全差分结构 但是,运放共用技术存在 2 个缺点:一是该技术需引入新的开关,进而引入了串联电阻,该串联电阻与运算放大器的输入电容结合,影响了增益级的建立时间在高采样频率情况下,通常通过增大开关的宽长比来减小串联电阻,但是增加了开关引入的非线形和失调即沟道电荷注入、时钟馈通二是运算放大器的输入失调没有时间置零。

      因此由于放大器的有限增益,每次输入采样值均受前次采样的影响,同时放大器总是工作在保持状态下,其引入的失调电压和 1/f 噪声亦不能消除从而影响电路的性能在本设计中,为了避免由于运放没有失调消除的过程而产生误差累积的问题,通过增加一个失调消除开关和增加一个失调消除脉冲,可以较好地解决这个问题如图 3 中所示,clkA 时钟为运放输入失调消除时钟相,clkl 与 clk2 为整个 ADC 电路所用的两相不交叠时钟由于在运放共享结构中,运放在 clkl 与 clk2 两相均处于保持状态的负反馈中为了不改变电路结构和时钟相,在 clkl 与 clk2均为低的时候,引入一个新的时钟脉冲 clkA,来开启运放输入端连接到地的一个开关进行失调消除通过这样在两相不交叠时钟间隙增加一个失调消除脉冲,较好的解决了运放共享结构中输入失调累积所造成的影响2 电路设计实现2.1 运 算放大器的设计为了达到 10 位以上的线性度,放大器的开环放大倍数至少大于 60 dB;为了满足 100 MHz 的采样频率,放大器的稳定时间需小于 5 ns鉴于上述要求,本文设计的运放为折叠式全差分共源共栅结构,并采用增益增强技术(gain-boost)来提高增益。

      尽管折叠式共源共栅运放与套筒式共源共栅运放相比较具有功耗大、折叠点处寄生电容较大等缺点,但它却具有高摆幅的优点,尤其是它的输出范围不会受到共模输入电压的影响这对模/数转换器的动态范围的提高是非常有帮助的本文通过调整电路参数,以得到优化的电流,使其恰好同时满足转换速率和建立时间对放大器电流的要求传统的设计方法只是经验性的使转换速率约为 1/2 个采样周期的1/3~1/4,因此,它比传统设计方法具有更小的功耗运放电路如图 4 所示,运放的增益为:图 4 中 Ap,An 分别为增益增强的辅助运放,辅助运放同样采用折叠式共源共栅结构可见增益增强技术引入了辅助放大器无疑极大的提高了主放大器的增益,但是它也在放大器的传输函数中引入了一对零极点对(pole-zero doublet)尽管它对放大器的频率响应没有影响,但却影响了放大器时域响应一般要求辅助放大器的单位增益带宽至少与主放大器的带宽相等或稍大,此外要求它的次主极点尽可能大,也就是它的相位裕度要求 75°以上由于全差分结构需要共模反馈电路来稳定输出的共模电平常见的开关电容共模反馈电路在两个相位时引入不同的电容负载,这会增加电路的失真和谐波而连续型共模反馈电路虽然能够在双相时都正常工作,但同时会增加开关电容电路的功耗和影响运放输出摆幅。

      本文采用图 4 中的双相开关电容共模反馈电路,这样的电路适合本电路采用运放共享技术以后,运放需要双相工作的特点该共模反馈电路通过增加 2 个电容和三组开关,使得共模反馈电路能双相工作其中 C1,C2 的取值对共模反馈相当重要,较大的 C2 可以使共模电压更加精确,而 C1 和 C2 的比值又决定了共模反馈建立的时间运算放大器的几个性能参数见表 12.2 改进的栅压自举采样开关采样开关对整个电路的性能有着至关重要的作用,较大的开关会使得电荷注入、时钟馈通效应更加显著,而较小的开关又由于导通电阻过大,引入一个极点图 5 为本文采用的栅压自举开关,电路原理为:假设采样时钟的高电平等于电源电压 VDD,低电平为 O,那么电路上电一个时钟周期后,C1,C2 均充电到 VDD因此 M3 的栅极低电平为 VDD,高电平为 2VDD 的方波信号在 ψ 为高电平时,M3 和 M12 同时导通,使电容 C3 充电至电源电压VDD此时 M10,M7 导通,M11 的栅极通过 M7 和 M10 与地相连,M11 处于断开状态当为低电平时,M10,M3,M12断开,M8,M9 导通,这样 C2 上的电压 VDD 加到 M11 的栅源两端,VGS=VDD。

      因此 ψ 为高电平时,这个栅压自举开关导通,ψ 为低电平时栅压自举开关断开在此采样保持电路和前两级 MDAC 电路的采样开关均采用了上图所示的栅压自举开关结果显示采用栅压自举后的采样保持电路的线性度大大提高采用了这样的采样开关后,在输入信号频率范围在 50 MHz 以内,采样保持电路的SFDR 始终能保持在 87 dB 以上较高性能的采样保持电路也决定了整个 ADC 能够较好地工作在欠采样情况下2.3 动态比较器由于采用 1.5 位/级的结构,即使比较器具有较大的失调误差,数字校正电路还是可以轻易的将这种误差消除,从而保证了结果的正确性在本设计中,只要比较器的失调误差在 200 mV 范围之内都可以接受,对比较器的设计要求放宽很多,就极大地提高了设计的灵活性动态比较器具有结构简单、功耗小、而且可以内置可调翻转点的特点但是其缺点是大的失调和回踢噪声在此所采用的动态比较器结构如图 6 所示图 6 中 M10 和 M11 组成了一个锁存器(Latch),M9 和M12 用来复位锁存器M1~M4 工作性区,相当于可调电阻,当输入信号变化时,左右支路的等效阻抗也会发生变化当锁存信号 Latch 为高电平时,处于锁存阶段,M5 和M6 的漏极分别接到 Latch 的输出端 A 点和 B 点。

      此时,M7和 M8 仅起到了一个开关的作用,而 M3 和 M4 则有加强Latch 正反馈的作用,它们的正反馈增益是由 M5 和 M6 源极的电阻来决定的通过正反馈,源极电阻小的那路输出为高,电阻高的那路输出为低比较器的阈值由差分对的电流分配来决定,文献给出了详细的推导,而在实际设计时,常需要通过仿真来设计比较器的阈值电压而本文中需要的阈值电压为+1/4Vref 和-1/4Vref仿真结果表明,比较器最高工作频率能够达到 300 MHz蒙特卡罗分析表明,比较器的输入失调在 62 mV 以内,满足 1/4Vref 的失调范围要求3 性能结果与分析本文利用运放共享技术设计了一个 10 位 100 MHz 的流水线 ADC,该 ADC 的最前端是一个输入带宽很大的采样保持电路,之后的 8 级 MDAC 输出利用运放共享技术使用了 4个运算放大器,产生 16 位数字输出最后一级为一个 2 位的 FLASH 模/数转换器最终产生的 18 位输出经延迟对准后输入数字修正电路得到最后的 10 位数字编码本设计采用的是 TSMC 0.18μm,混合信号 1P6MCMOS工艺模型,提供 MIM(metal-insulator-metal)结构电容,采用电源电压为 1.8 V。

      使用 Spectre 进行验证结果可得在100 MHz 采样频率下,采用电容缩放技术后整个 ADC 电路的功耗为 45 mW首先输入一个缓变斜坡电压进入模/数转换器,斜坡的变化时间和电路仿真时间必须保证 ADC 能够每个周期输出增加 1 。

      点击阅读更多内容
      关于金锄头网 - 版权申诉 - 免责声明 - 诚邀英才 - 联系我们
      手机版 | 川公网安备 51140202000112号 | 经营许可证(蜀ICP备13022795号)
      ©2008-2016 by Sichuan Goldhoe Inc. All Rights Reserved.