好文档就是一把金锄头!
欢迎来到金锄头文库![会员中心]
电子文档交易市场
安卓APP | ios版本
电子文档交易市场
安卓APP | ios版本

三线制同步串行通信控制器接口设计.docx

7页
  • 卖家[上传人]:ji****81
  • 文档编号:217747892
  • 上传时间:2021-12-03
  • 文档格式:DOCX
  • 文档大小:23.10KB
  • / 7 举报 版权申诉 马上下载
  • 文本预览
  • 下载提示
  • 常见问题
    • 三线制同步串行通信控制器接口设计 冯春阳,张遂南摘 要:为解决没有三线制同步串口的微处理器与外围串行设备通信困难的问题,通过研究三线制同步串行通信的机理,首先构建基于传统设计所实现的硬件电路接口,然后利用可编程逻辑器件PLD,设计基于CPLD/FPGA的三线制同步串行通信控制器通用接口通过对各功能模块的详细介绍,实现硬件电路的小型化和灵活移植性,减小了整个系统的体积和功耗经实际项目使用,结果表明基于该接口结构实现了微处理器与外围串行设备间的三线制同步串行通信的功能关键词:三线制;同步串行通信;接口;PLD;CPLD/FPGA:TP336:A:1004-373X(2009)19-080-03Design of Three-wire Synchronous Serial Communication InterfaceFENG Chunyang,ZHANG Suinan(Xi′an Microelectronic Technology Institute,Xi′an,710054,China)Abstract:In order to resolve difficulty of the communication between processor without three-wire synchronous serial interface and peripheral serial equipment,after studying the principle of three-wire synchronous serial communication,hardware circuit based on traditional method is introduced.Adopting PLD technology,universal interface of three-wire synchronous serial communication based on CPLD/FPGA,particularly each functional module are introduced,the miniaturization and flexible transplant of hardware function are realized,and the volume and power of the system are reduced.In practical projects,the architecture based on CPLD/FPGA has realized function of the synchronous serial communication between the processor and peripheral equipment.Keywords:three-wire principle;synchronous serial communication;interface;PLD;CPLD/FPGA0 引 言航天工程领域中,星地通讯等远距离遥测遥控是嵌入式卫星数管计算机重要功能之一,利用三线制同步串行[1]遥测遥控通道对指令和数据进行收发操作是通信链路的重要环节。

      目前许多处理器芯片都已集成了同步串行接口,但基于三线制同步串行[2]接口的处理器并不多利用传统设计方法[3]所实现的三线制同步通信硬件电路接口虽然能满足一般工程设计要求,但在“低成本、小体积、低功耗和灵活性”设计理念的推动下,传统设计显然弊大于利采用可编程逻辑器件CPLD/FPGA技术[4],对三线制同步串行通信接口电路进行结构设计与实现,可以大幅度减小系统体积,降低功耗,提高设计的灵活度同时,还可以在其中增加其他逻辑功能模块,并能很方便地应用到相关的嵌入式系统中1 三线制同步串行通信机理三线制同步串行通信[5]时,发送端和接收端必须使用共同的时钟源才能保持它们之间的准确同步为达到准确同步的目的,其中一个方法就是采用编码和解码的原理,即在发送端利用编码器把要发送的数据和发送时钟组合在一起,通过传输线发送到接收端,在接收端再用解码器从数据流中分离出接收时钟常用的编码解码器有曼彻斯特编码解码及NRZ-L码本文中收发信号采用的码型是NRZ-L码三线制同步串行通信主要包括三个信号:采样信号(也叫帧同步信号)、时钟信号和串行数据信号,其时序逻辑关系如图1所示从图1可看出,数据接收或发送时,首先帧同步信号先触发一个瞬时启动脉冲,之后保持低电平有效,时钟信号紧随其后,数据在时钟信号的上升沿保持稳定,并开始采样和传输,每个时钟周期收发一位字符数据,串行数据成批连续发送和接收。

      图1 三线制同步串行通信时序关系图2 三线制同步串行通信控制器接口结构设计2.1 基于传统设计的硬件电路接口实现在三线制同步串行通信控制器接口的传统硬件电路设计[6]中,需使用多片元器件来实现其功能,包括:异步四位计数器、移位寄存器、8位D触发器、与门、与非门和反相器等主要功能器件,接口电路原理图在Protel 99 SE[7]中实现三线制同步串行通信控制器接收接口硬件电路如图2所示从图2中可看到,通过复位信号rstn、片选信号CS、门控信号strobe和读写信号RW等的不同组合,实现逻辑控制功能通过异步四位计数器SN54HC161的计数功能,使得移位寄存器SN54HC164顺利进行数据的串/并转换,将8位并行数据通过8位D触发器SN54HC374锁存在内部总线上等待系统接收在输出端,通过双D触发器SN54HC74产生中断信号int,通知系统内的微处理器进行数据接收操作三线制同步串行通信控制器发送接口硬件电路如图3所示从图3可知,系统时钟start-clk通过分频电路模块产生发送时钟原始信号code-clk,用于电路的时钟状态控制系统内的微处理器将要发送的8位并行数据通过8位D触发器SN54HC377,将数据锁存在其Q端口等待发送,然后在异步四位计数器SN54HC161的计数功能控制下,移位寄存器SN54HC165进行数据的并/串转换操作。

      在输出端,通过双D触发器SN54HC74产生中断信号,然后开始通过单向总线驱动器SN54HC244进行帧同步信号、时钟信号及数据的发送操作2.2 基于CPLD/FPGA的接口结构设计为解决传统硬件电路元器件多,功耗大,体积大等缺点,利用CPLD/FPGA[4]技术,同时结合VHDL[8]硬件描述语言设计三线制同步串行通信控制器接口已成为一种必然,结合三线制同步串行通信机理,设计出了基于CPLD/FPGA [9,10]的三线制同步串行通信控制器接口内部结构[11],其功能结构如图4所示整个三线制同步串行通信控制器接口的内部结构主要由时钟分频模块、系统接口控制逻辑、数据接收模块、数据发送模块等四大模块构成图2 三线制同步串行通信控制器接收电路图3 三线制同步串行通信控制器发送电路时钟分频模块主要用于数据收/发模块产生同步时钟信号系统接口控制逻辑主要用于各种逻辑功能信号的控制,同时还可以接收中断仲裁逻辑模块产生的中断信号,控制数据的接收或者发送操作数据接收模块是三线制同步串行通信控制器接口进行数据接收的核心部分,其模块结构如图5所示图4 三线制同步串行通信控制器接口结构图图5 数据接收模块结构图数据接收流程:在帧同步脉冲信号触发下,串行数据在时钟信号rclk上升沿到来时保持稳定,并通过rdata信号线进入数据接收模块。

      在该模块内部,串行数据经过串/并变换,接收FIFO作为数据缓冲器,将接收到的数据锁存在VHDL程序指定的两个地址寄存器中,一个地址单元存储数据的高八位,另外一个地址单元存储数据的低八位,当数据存满这两个地址单元后,接口向系统发出一个“接收缓存满”的接收中断标志int,系统微处理器响应后,数据被全部取出,并行数据被送往系统的数据总线上,重复进行相同操作,直至连续接收完所有数据,数据接收过程结束数据发送模块也是三线制同步串行通信接口进行数据发送的核心部分,其模块结构如图6所示图6 数据发送模块结构图数据发送流程:在sgate帧同步脉冲信号触发下,系统数据总线上的并行数据在时钟信号sclk上升沿到来时保持稳定,并通过数据发送模块开始数据发送在模块内部,首先发送FIFO数据缓冲器,当并行数据存满该缓存单元后,数据发送模块向系统发出一个“发送缓存满”的发送中断标志int,系统微处理器响应后,并行数据从发送FIFO内读出,经过并/串变换成串行数据,最高位MSB最前,最低位LSB最后,并被送往发送数据信号线Sdata上,发送至外围设备接口,重复进行相同操作,直至发送完毕所有数据,数据发送过程结束3 结 语本文在介绍了三线制同步串行通信机制基础上,首先对三线制同步串行通信接口进行了硬件电路设计,然后针对传统电路设计方式的不足,构建了基于CPLD/FPGA的三线制同步串行通信控制器接口结构,详述了各个功能模块及其工作原理,设计合理,并且满足了实际应用要求。

      目前,此接口结构模块已作为FPGA设计中的关键子模块被成功应用于某航天项目及其配套的硬件测试平台中参考文献[1]张德民.数据通信[M].北京:科学技术文献出版社,1997.[2]杨承富,徐志军.SPI总线接口的FPGA设计与实现[J].现代电子技术,2004,27(2):73-74.[3]侯伯亨,李伯成.十六位微型计算机原理及接口技术[M].西安:西安电子科技大学出版社,1992.[4]任晓东.CPLD/FPGA高级应用开发指南[M].北京:电子工业出版社,2003.[5]MAXIM Corp.SPI/I2C Bus Lines Control Multiple Peripherals[EB/OL].http://www.maxim-[6]李伯成.基于MCS-51单片机的嵌入式系统设计[M].西安:西安电子科技大学出版社,2005.[7]赵晋.电路设计与制版Protel 99 SE高级应用[M].北京:人民邮电出版社,2000.[8]侯伯亨,顾新.VHDL硬件描述语言与数字逻辑电路设计[M].西安:西安电子科技大学出版社,2001.[9]王彦.基于FPGA的工程设计与应用[M].西安:西安电子科技大学出版社,2000.[10]李玉山,来新泉.电子系统集成设计技术[M].北京:电子工业出版社,2002.[11]张树刚.基于FPGA的智能通信控制器设计[D].西安:西安微电子技术研究所,2007.[12]廖彬彬,张福洪,尚俊娜.SPI总线接口的SoPC模块设计与实现[J].现代电子技术,2008,31(2):13-16. -全文完-。

      点击阅读更多内容
      猜您喜欢
      三种三收蔬菜优质高效栽培技术.docx 八下道德与法制第三单元人民当家做主复习提纲(共8页).doc 《七年级英语下册Unit5OurschoollifeTopic3MyschoollifeisveryinterestingSectionA同步学案+重点突破+练习无答案新版仁爱版》.doc 《七年级英语下册Unit7It’sraining重点清单素材新版人教新目标版2》.doc 公共事业管理概论试卷6套含答案(大学期末复习资料)(共43页).doc 辽宁省鞍山市海城牛庄高级职业中学2019-2020学年高三数学文期末试卷含解析.docx 《七年级英语下册Unit3Howdoyougettoschool期末复习题课堂小测验无答案新版人教新目标版2》.doc 八年级下册物理第七章复习提纲(共7页).docx 《七年级英语下册Unit4Don’teatinclass短语语法知识点汇总新版人教新目标版》.doc 三段六步教学模式的教学实践之我见.docx 三年级下册单元质量检测语文试卷(二).docx 网络口碑营销的商业应用价值探索.docx 上市保险公司财务绩效评价分析.docx 三角形法则在动态平衡问题中的应用.docx 策划-圣诞节--谭小芳商场超市促销策略与策划培训.docx 《七年级英语下册Unit5OurschoollifeTopic3MyschoollifeisveryinterestingSectionC同步学案+重点突破+练习无答案新版仁爱版》.doc 网络环境下大学英语教学多元评价体系构建与实践.docx 网络工程中VLAN技术的应用.docx 网络互动教学模式在中职市场营销教学中的应用.docx 《七年级英语下册Unit6I’mwatchingTV备战宝典如何做表格类阅读理解题素材新版人教新目标版2》.doc
      关于金锄头网 - 版权申诉 - 免责声明 - 诚邀英才 - 联系我们
      手机版 | 川公网安备 51140202000112号 | 经营许可证(蜀ICP备13022795号)
      ©2008-2016 by Sichuan Goldhoe Inc. All Rights Reserved.