好文档就是一把金锄头!
欢迎来到金锄头文库![会员中心]
电子文档交易市场
安卓APP | ios版本
电子文档交易市场
安卓APP | ios版本

电子技术基础 数字部分.doc

7页
  • 卖家[上传人]:gg****m
  • 文档编号:205689372
  • 上传时间:2021-10-29
  • 文档格式:DOC
  • 文档大小:82.50KB
  • / 7 举报 版权申诉 马上下载
  • 文本预览
  • 下载提示
  • 常见问题
    • 电子技术基础:数字部分(第5版)电子技术基础 敷字部分〒第五版尊中 ・•作 者:康华光著华中科技 大学电了技术课程组编•出版社:高等教育出版社• ISBN: 9787040177909• 出版时间:2006-01-01•版 次:5•页 数:536内容简介《电子技术基础:数字部分(第5版)》为普通高等教育“十五”国家级规 划教材前版荣获2002年全国普通高等学校优秀教材一等奖其特点如下:(1) 加强了数字逻辑的概念与设计;(2)以CMOS器件为主兼顾其他类型的器件;(3) 引入了 Verilog硬件描述语言和QUARTUSII集成开发软件,利用PLD和EDA技术 可以实现多种数字逻辑电路;(4)采用新的思路和技术构建模数和数模转换器, 作为模拟电路和数字电路的接口全书内容包括:数字逻辑概论,逻辑代数和Verilog硬件描述语言,逻辑门 电路,组合逻辑屯路,锁存器和触发器,时序逻辑电路,存储器、复杂可编程器 件和现场可编程门阵列,脉冲波形的产生和变换,模数和数模转换器,数字系统 设计基础《电子技术基础:数字部分(第5版)》可作为高等学校电气信息类(含电 气类、电子类)等专业“数字电子技术基础”课程的教材。

      目录1数字逻辑概论1.1数字电路与数字信号1.1.1数字技术的发展及其应用1.1.2数字集成电路的分类及特点1.1.3模拟信号和数字信号1.1.4数字信号的描述方法1.2数制1.2. 1十进制1.2.2二进制1.2.3 H^一二进制之间的转换1.2.4十六进制和八进制1. 3二进制数的算术运算1.3.1无符号二进制数的算术运算1. 3. 2带符号二进制数的减法运算1.4二进制代码1.4. 1二一-卜进制码1.4.2格雷码1.4.3 ASCII 码1.5二值逻辑变量与基本逻辑运算1.6逻辑函数及其表示方法小结习题2逻辑代数与硬件描述语言基础2. 1逻辑代数2. 1. 1逻辑代数的基本定律和恒等式2.1.2逻辑代数的基本规则2.1.3逻辑函数的代数化简法2.2逻辑函数的卡诺图化简法2.2.1最小项的定义及其性质2.2.2逻辑函数的最小项表达式3. 2. 3用卡诺图表示逻辑函数4.4. 2.4用卡诺图化简逻辑函数3. 3硬件描述语言Verilog HDL基础3. 3. 1 Verilog的基本语法规则4.4. 3. 2变量的数据类型4.4. Verilog程序的基本结构2.3.4逻辑功能的仿真与测试小结习题3逻辑门电路5.5. 1 MOS逻辑门电路4. 1. 1数字集成电路简介4. 1.2逻辑电路的一般特性5.5. 1.3 MOS开关及其等效电路4. 1.4 CMOS反相器3. 1.5 CMOS逻辑门电路3. 1.6 CMOS漏极开路门和三态输出门电路4.3. 1.7 CMOS传输门• 1.8 CMOS逻辑门电路的技术参数3. 1.9 NMOS门电路3.2 TTL逻辑门电路3. 2. 1 BJT的开关特性3.2.2基本BJT反相器的动态性能3. 2.3 TTL反相器的基本电路3. 2.4 TTL逻辑门电路3. 2.5集电极开路门和三态门电路3.2.6 BiCMOS 门电路3. 2. 7改进型TTL门电路——抗饱和TTL电路 *3.3射极耦合逻辑门电路*3.4仰化镣逻辑门电路3.5逻辑描述中的儿个问题3. 5. 1正负逻辑问题3. 5.2基本逻辑门电路的等效符号及其应用3.6逻辑门电路使用中的儿个实际问题3. 6.1各种门电路之间的接口问题3. 6.2门电路带负载时的接曰电路3. 6. 3抗干扰措施3. 7用Vefilog HDL描述逻辑门电路3. 7. 1 CMOS门电路的Verilog建模• 7. 2 CMOS传输门电路的Verilog建模小结习题4组合逻辑电路4.1组合逻辑电路的分析• 2组合逻辑电路的设计4.3组合逻辑电路中的竞争冒险• 3.1产生竞争冒险的原因5.3. 3.2消去竞争冒险的方法4.4若干典型的组合逻辑集成电路5.5. 1编码器• 2译码器/数据分配器• 3数据选择器4.4.4数值比较器4. 4.5算术运算电路4.5组合可编程逻辑器件4. 5.1 PLD的结构、表示方法及分类5. 5.2组合逻辑电路的PLD实现4.6用Verilog HDL描述组合逻辑电路6.6. 6.1组合逻辑电路的门级建模5. 6.2组合逻辑电路的数据流建模5. 6.3组合逻辑电路的行为级建模小结习题5锁存器和触发器6. 1双稳态存储单元电路6. 1. 1双稳态的概念7.7. 1.2双稳态存储单元电路6. 2锁存器5. 2. 1 SR锁存器5. 2.2 D锁存器5.3触发器的电路结构和工作原理6.3. 3. 1主从触发器• 3. 2维持阻塞触发器5.3.3利用传输延迟的触发器• 3. 4触发器的动态特性5.4触发器的逻辑功能• 1 D触发器• 2 JK触发器• 4. 3 T触发器• 4. 4 SR触发器• 4.5 D触发器功能的转换5.5用Verilog IIDL描述锁存器和触发器• 5. 1时序电路建模基础• 5. 2锁存器和触发器的Verilog建模实例 小结习题6时序逻辑电路• 1时序逻辑电路的基本概念• 1. 1时序逻辑电路的模型与分类• 1.2时序电路逻辑功能的表达6.2同步时序逻辑电路的分析• 2. 1分析同步时序逻辑电路的一般步骤• 2.2同步时序逻辑电路分析举例6.3同步时序逻辑电路的设计• 3.1设计同步时序逻辑电路的一般步骤• 3.2同步时序逻辑电路设计举例7.3. 4异步时序逻辑电路的分析6.5若干典型的时序逻辑集成电路6. 5. 1寄存器和移位寄存器6. 5. 2计数器7. 6用Verilog HDL描述时序逻辑电路8.8. 6. 1移位寄存器的Vernog建模7. 6.2计数器的Verilog建模6.6.3状态图的Vemog建模7. 7时序可编程逻辑器件6. 7.1时序可编程逻辑器件中的宏单元6. 7. 2时序可编程逻辑器件的主要类型6. 7.3通用阵列逻辑GAL7存储器,复杂可编程器件和现场可编程门阵列8脉冲波形的变换与产生9数模与模数转换器*10数字系统设计基础。

      点击阅读更多内容
      关于金锄头网 - 版权申诉 - 免责声明 - 诚邀英才 - 联系我们
      手机版 | 川公网安备 51140202000112号 | 经营许可证(蜀ICP备13022795号)
      ©2008-2016 by Sichuan Goldhoe Inc. All Rights Reserved.