
康华光《数字电子技术》第五版课件第06章时序逻辑电路的分析与设计03.pdf
31页6. 4 6. 4 6. 4 6. 4 异步时序逻辑电路的分析异步时序逻辑电路的分析异步时序逻辑电路的分析异步时序逻辑电路的分析一一一一. . . . 异步时序逻辑电路的分析方法:异步时序逻辑电路的分析方法:异步时序逻辑电路的分析方法:异步时序逻辑电路的分析方法:分析步骤分析步骤分析步骤分析步骤: : : :3.3.3.3.确定电路的逻辑功能确定电路的逻辑功能确定电路的逻辑功能确定电路的逻辑功能2.2.2.2.列出状态转换表或画出状态图和波形图;列出状态转换表或画出状态图和波形图;列出状态转换表或画出状态图和波形图;列出状态转换表或画出状态图和波形图; 1. 1. 1. 1. 写出下列各逻辑方程式:写出下列各逻辑方程式:写出下列各逻辑方程式:写出下列各逻辑方程式:b)b)b)b)触发器的激励方程;触发器的激励方程;触发器的激励方程;触发器的激励方程;c) c) c) c) 输出方程输出方程输出方程输出方程d)d)d)d)状态方程状态方程状态方程状态方程a)a)a)a)时钟方程时钟方程时钟方程时钟方程 >> >> CLCLCLCLK K K K & & & & Z Z Z Z Q Q Q Q0 0 0 0 Q Q Q Q1 1 1 1 Q Q Q Q0 0 0 0 Q Q Q Q1 1 1 1 FFFFFFFF1 1 1 1 1D1D1D1D C1C1C1C1 FFFFFFFF0 0 0 0 1D1D1D1D C1C1C1C1 CPCPCPCP0 0 0 0 CPCPCPCP1 1 1 1 ((((1 1 1 1)分析状态转换时必须考虑各触发器的时钟信号作用情况)分析状态转换时必须考虑各触发器的时钟信号作用情况)分析状态转换时必须考虑各触发器的时钟信号作用情况)分析状态转换时必须考虑各触发器的时钟信号作用情况有作用,则令有作用,则令有作用,则令有作用,则令cpcpcpcpn n n n=1=1=1=1;否则;否则;否则;否则cpcpcpcpn n n n=0=0=0=0根据激励信号确定那些根据激励信号确定那些根据激励信号确定那些根据激励信号确定那些cpcpcpcpn n n n=1=1=1=1的触发器的次态,的触发器的次态,的触发器的次态,的触发器的次态,cpcpcpcpn n n n=0=0=0=0的触发的触发的触发的触发器则保持原有状态不变。
器则保持原有状态不变器则保持原有状态不变器则保持原有状态不变2 2 2 2)每一次状态转换必须从输入信号所能触发的第一个触发器)每一次状态转换必须从输入信号所能触发的第一个触发器)每一次状态转换必须从输入信号所能触发的第一个触发器)每一次状态转换必须从输入信号所能触发的第一个触发器开始逐级确定开始逐级确定开始逐级确定开始逐级确定((((3 3 3 3)每一次状态转换都有一定的时间延迟)每一次状态转换都有一定的时间延迟)每一次状态转换都有一定的时间延迟)每一次状态转换都有一定的时间延迟同步时序电路的所有触发器是同时转换状态的,与之不同,异同步时序电路的所有触发器是同时转换状态的,与之不同,异同步时序电路的所有触发器是同时转换状态的,与之不同,异同步时序电路的所有触发器是同时转换状态的,与之不同,异步时序电路各个触发器之间的状态转换存在一定的延迟,也就步时序电路各个触发器之间的状态转换存在一定的延迟,也就步时序电路各个触发器之间的状态转换存在一定的延迟,也就步时序电路各个触发器之间的状态转换存在一定的延迟,也就是说,从现态是说,从现态是说,从现态是说,从现态S S S Sn n n n到次态到次态到次态到次态S S S Sn n n n+1+1+1+1的转换过程中有一段的转换过程中有一段的转换过程中有一段的转换过程中有一段“ “ “ “不稳定不稳定不稳定不稳定” ” ” ”的时间。
的时间在此期间,电路的状态是不确定的只有当全部触发器状态转在此期间,电路的状态是不确定的只有当全部触发器状态转在此期间,电路的状态是不确定的只有当全部触发器状态转在此期间,电路的状态是不确定的只有当全部触发器状态转换完毕,电路才进入新的换完毕,电路才进入新的换完毕,电路才进入新的换完毕,电路才进入新的“ “ “ “稳定稳定稳定稳定” ” ” ”状态,即次态状态,即次态状态,即次态状态,即次态S S S Sn n n n+1+1+1+1 注意注意注意注意: : : :例例例例1 1 1 1 分析如图所示异步电路分析如图所示异步电路分析如图所示异步电路分析如图所示异步电路1. 1. 1. 1. 写出电路方程式写出电路方程式写出电路方程式写出电路方程式 ①① 时钟方程时钟方程时钟方程时钟方程②②输出方程输出方程输出方程输出方程③③激励方程激励方程激励方程激励方程 CPCPCPCP0 0 0 0=CLK=CLK=CLK=CLK④④求电路状态方程求电路状态方程求电路状态方程求电路状态方程 触发器如有时钟脉冲的上升沿作用时,其状态变化;触发器如有时钟脉冲的上升沿作用时,其状态变化;触发器如有时钟脉冲的上升沿作用时,其状态变化;触发器如有时钟脉冲的上升沿作用时,其状态变化; 如无时钟脉冲上升沿作用时,其状态不变。
如无时钟脉冲上升沿作用时,其状态不变如无时钟脉冲上升沿作用时,其状态不变如无时钟脉冲上升沿作用时,其状态不变n n n n0 0 0 0n n n n1 1 1 1Q Q Q Q Q QZ Z Z Z= = = =CPCPCPCP1 1 1 1= = = =Q Q Q Q0 0 0 0二二二二. . . . 异步时序逻辑电路的分析举例异步时序逻辑电路的分析举例异步时序逻辑电路的分析举例异步时序逻辑电路的分析举例 >> >> CLKCLKCLKCLK & & & & Z Z Z Z Q Q Q Q0 0 0 0 Q Q Q Q1 1 1 1 Q Q Q Q0 0 0 0 Q Q Q Q1 1 1 1 FFFFFFFF1 1 1 1 1D1D1D1D C1C1C1C1 FFFFFFFF0 0 0 0 1D1D1D1D C1C1C1C1 CPCPCPCP0 0 0 0 CPCPCPCP1 1 1 1 0 0 0 00 0 0 0Q Q Q QD D D D= = = =1 1 1 11 1 1 1Q Q Q QD D D D= = = = 0 0 0 00 0 0 00 0 0 00 0 0 00 0 0 00 0 0 00 0 0 00 0 0 01 1 1 1+ + + +0 0 0 0cpcpcpcpQ Q Q QcpcpcpcpQ Q Q QcpcpcpcpQ Q Q QcpcpcpcpD D D DQ Q Q Qn n n nn n n nn n n nn n n n+ + + += = = =+ + + += = = =1 1 1 11 1 1 11 1 1 11 1 1 11 1 1 11 1 1 11 1 1 11 1 1 11 1 1 1+ + + +1 1 1 1cpcpcpcpQ Q Q QcpcpcpcpQ Q Q QcpcpcpcpQ Q Q QcpcpcpcpD D D DQ Q Q Qn n n nn n n nn n n nn n n n+ + + += = = =+ + + += = = = 3. 3. 3. 3. 3. 3. 3. 3. 列状态表、画状态图、波形图列状态表、画状态图、波形图列状态表、画状态图、波形图列状态表、画状态图、波形图列状态表、画状态图、波形图列状态表、画状态图、波形图列状态表、画状态图、波形图列状态表、画状态图、波形图↑ ↑ ↑ ↑↑ ↑ ↑ ↑↑ ↑ ↑ ↑↑ ↑ ↑ ↑0 0 0 00 0 0 0↑ ↑ ↑ ↑CPCPCPCP0 0 0 0CPCPCPCP1 1 1 1Q Q Q Q0 0 0 0Q Q Q Q1 1 1 1CPCPCPCP1 1 1 11 1 1 1Q Q Q Q+ + + +n n n n1 1 1 10 0 0 0Q Q Q Q+ + + +n n n n↑ ↑ ↑ ↑1 1 1 1↑ ↑ ↑ ↑1 1 1 11 11 11 11 1↑ ↑ ↑ ↑0 0 0 0x x x x1 1 1 11 01 01 01 0↑ ↑ ↑ ↑1 1 1 1↑ ↑ ↑ ↑0 0 0 00 10 10 10 1↑ ↑ ↑ ↑0 0 0 0x x x x0 0 0 00 00 00 00 0↑ ↑ ↑ ↑1 1 1 1↑ ↑ ↑ ↑1 1 1 1(X----(X----(X----(X----无触发沿无触发沿无触发沿无触发沿 , , , , ↑ ↑ ↑ ↑----------------有有有有触发沿触发沿触发沿触发沿) ) ) ) 00/000/000/000/0 Q Q Q Q1 1 1 1Q Q Q Q0 0 0 0/ / / /Z Z Z Z 11/111/111/111/1 10/010/010/010/0 01/001/001/001/0 CPCPCPCP Q Q Q Q0 0 0 0 Q Q Q Q1 1 1 1 Z Z Z Z 1 1 1 1T T T TCPCPCPCP 状态不确定状态不确定状态不确定状态不确定 根据状态图和具体触发器的传输延迟时间根据状态图和具体触发器的传输延迟时间根据状态图和具体触发器的传输延迟时间根据状态图和具体触发器的传输延迟时间t t t tpLHpLHpLHpLH和和和和t t t tpHLpHLpHLpHL,,,,可以画出时序图可以画出时序图可以画出时序图可以画出时序图 4. 4. 4. 4. 逻辑功能分析逻辑功能分析逻辑功能分析逻辑功能分析该电路是一个异步二进制减计数器,该电路是一个异步二进制减计数器,该电路是一个异步二进制减计数器,该电路是一个异步二进制减计数器,Z Z Z Z信号的上升沿可触发借位信号的上升沿可触发借位信号的上升沿可触发借位信号的上升沿可触发借位操作。
也可把它看作为一个序列信号发生器也可把它看作为一个序列信号发生器也可把它看作为一个序列信号发生器也可把它看作为一个序列信号发生器例例例例2 2 2 2 分析如图所示异步时序逻辑电路分析如图所示异步时序逻辑电路分析如图所示异步时序逻辑电路分析如图所示异步时序逻辑电路. . . . CLKCLKCLKCLK Q Q Q Q0 0 0 0 FFFFFFFF0 0 0 0 Q Q Q Q1 1 1 1 FFFFFFFF1 1 1 1 Q Q Q Q2 2 2 2 & & & & Q Q Q Q0 0 0 0 Q Q Q Q1 1 1 1 CPCPCPCP0 0 0 0 CPCPCPCP1 1 1 1 >> FFFFFFFF2 2 2 2 Q Q Q Q2 2 2 2 CPCPCPCP2 2 2 2 ≥≥ ≥≥ ≥≥ >> >> C C C C C C C C C C C C CLKCLKCLKCLK Q Q Q Q0 0 0 0 FFFFFFFF0 0 0 0 Q Q Q Q1 1 1 1 FFFFFFFF1 1 1 1 Q Q Q Q2 2 2 2 & & & & Q Q Q Q0 0 0 0 Q Q Q Q1 1 1 1 CPCPCPCP0 0 0 0 CPCPCPCP1 1 1 1 >> FFFFFFFF2 2 2 2 Q Q Q Q2 2 2 2 CPCPCPCP2 2 2 2 ≥≥ ≥≥ ≥≥ >> >> C C C C C C C C C C C C 状态方程状态方程状态方程状态方程 0 0 0 00 0 0 00 0 0 00 0 0 01 1 1 1+ + + +0 0 0 0cpcpcpcpQ Q Q QcpcpcpcpQ Q Q Q Q Qn n n nn n n nn n n n+ + + += = = =1 1 1 11 1 1 11 1 1 11 1 1 11 1 1 1+ + + +1 1 1 1cpcpcpcpQ Q Q QcpcpcpcpQ Q Q Q Q Qn n n nn n n nn n n n+ + + += = = =0 0 0 02 2 2 20 0 0 02 2 2 21 1 1 1+ + + +2 2 2 2cpcpcpcpQ Q Q QcpcpcpcpQ Q Q Q Q Qn n n nn n n nn n n n+ + + += = = =时钟方程时钟方程时钟方程时钟方程 CLKCLKCLKCLKQ Q Q QCLKCLKCLKCLKQ Q Q QCPCPCPCP2 2 2 22 2 2 20 0 0 0= = = =+ + + += = = =0 0 0 01 1 1 1Q Q Q QCPCPCPCP= = = =CLKCLKCLKCLK) ) ) )Q Q Q Q Q Q Q Q( ( ( (CLKCLKCLKCLKQ Q Q Q Q Q Q QCPCPCPCP2 2 2 21 1 1 10 0 0 02 2 2 21 1 1 10 0 0 02 2 2 2+ + + += = = =+ + + ++ + + += = = = 解解解解 (1) 1) 1) 1) 列出各逻辑方程组列出各逻辑方程组列出各逻辑方程组列出各逻辑方程组 (2) (2) (2) (2) 列出列出列出列出 状态表状态表状态表状态表nQ2nQ1nQ012+nQ11+nQ10+nQ1 1 1 11 1 1 10 0 0 01 1 1 10 0 0 00 0 0 00 0 0 01 1 1 10 0 0 00 0 0 01 1 1 10 0 0 01 1 1 11 1 1 10 0 0 01 1 1 10 0 0 00 0 0 01 1 1 10 0 0 00 0 0 01 1 1 10 0 0 00 0 0 00 0 0 00 0 0 00 0 0 0cpcpcpcp0 0 0 0cpcpcpcp1 1 1 1cpcpcpcp2 2 2 21 1 1 11 1 1 10 0 0 00 0 0 00 0 0 01 1 1 11 1 1 11 1 1 11 1 1 10 0 0 01 1 1 10 0 0 00 0 0 00 0 0 01 1 1 10 0 0 01 1 1 11 1 1 11 1 1 10 0 0 00 0 0 00 0 0 00 0 0 01 1 1 11 1 1 10 0 0 01 1 1 10 0 0 00 0 0 00 0 0 00 0 0 00 0 0 01 1 1 10 0 0 00 0 0 01 1 1 10 0 0 00 0 0 01 1 1 11 1 1 11 1 1 11 1 1 11 1 1 11 1 1 10 0 0 0((((CPCPCPCP=0=0=0=0表示无时钟下降沿,表示无时钟下降沿,表示无时钟下降沿,表示无时钟下降沿,CPCPCPCP=1=1=1=1表示有时钟下降沿表示有时钟下降沿表示有时钟下降沿表示有时钟下降沿))))电路是一个异步五进制加计数电路。
电路是一个异步五进制加计数电路电路是一个异步五进制加计数电路电路是一个异步五进制加计数电路4) (4) (4) (4) 逻辑功能分析逻辑功能分析逻辑功能分析逻辑功能分析(3) (3) (3) (3) 画出状态图画出状态图画出状态图画出状态图 Q2Q1Q0 0 0 0 100100100100 010010010010 000000000000 001001001001 011011011011 101101101101 111111111111 111111110 0 0 0 6.5 6.5 6.5 6.5 若干典型的时序逻辑集成电路若干典型的时序逻辑集成电路若干典型的时序逻辑集成电路若干典型的时序逻辑集成电路6.5.1 6.5.1 6.5.1 6.5.1 寄存器和移位寄存器寄存器和移位寄存器寄存器和移位寄存器寄存器和移位寄存器6.5.2 6.5.2 6.5.2 6.5.2 计数器计数器计数器计数器6.5 6.5 6.5 6.5 若干典型的时序逻辑集成电路若干典型的时序逻辑集成电路若干典型的时序逻辑集成电路若干典型的时序逻辑集成电路1 1 1 1、、、、 寄存器寄存器寄存器寄存器6.5.1 6.5.1 6.5.1 6.5.1 寄存器和移位寄存器寄存器和移位寄存器寄存器和移位寄存器寄存器和移位寄存器寄存器寄存器寄存器寄存器: : : :是数字系统中用来存储代码或数据的逻辑部件。
是数字系统中用来存储代码或数据的逻辑部件是数字系统中用来存储代码或数据的逻辑部件是数字系统中用来存储代码或数据的逻辑部件它的主要组成部分是触发器它的主要组成部分是触发器它的主要组成部分是触发器它的主要组成部分是触发器 一个触发器能存储一个触发器能存储一个触发器能存储一个触发器能存储1 1 1 1位二进制代码,存储位二进制代码,存储位二进制代码,存储位二进制代码,存储 n n n n 位二进位二进位二进位二进制代码的寄存器需要用制代码的寄存器需要用制代码的寄存器需要用制代码的寄存器需要用 n n n n 个触发器组成寄存器实际个触发器组成寄存器实际个触发器组成寄存器实际个触发器组成寄存器实际上是若干触发器的集合上是若干触发器的集合上是若干触发器的集合上是若干触发器的集合 1 1 1 1 1D1D1D1D C 1C 1C 1C 1 C PC PC PC P 1 1 1 1 O EO EO EO E 1 1 1 1 E E E E Q Q Q Q0 0 0 0 1 1 1 1 1D1D1D1D C 1C 1C 1C 1 E E E E Q Q Q Q1 1 1 1 1 1 1 1 1D1D1D1D C 1C 1C 1C 1 E E E E Q Q Q Q7 7 7 7 D D D D0 0 0 0 D D D D1 1 1 1 D D D D7 7 7 7 …… …… …… …… …… 8 8 8 8位位位位CMOSCMOSCMOSCMOS寄存器寄存器寄存器寄存器74HC37474HC37474HC37474HC374脉冲边沿敏感的寄存器脉冲边沿敏感的寄存器脉冲边沿敏感的寄存器脉冲边沿敏感的寄存器 1 1 1 1 1D1D1D1D C 1C 1C 1C 1 CPCPCPCP 1 1 1 1 O EO EO EO E 1 1 1 1 E E E E Q Q Q Q0 0 0 0 1 1 1 1 1D1D1D1D C 1C 1C 1C 1 E E E E Q Q Q Q1 1 1 1 1 1 1 1 1D1D1D1D C 1C 1C 1C 1 E E E E Q Q Q Q7 7 7 7 D D D D0 0 0 0 D D D D1 1 1 1 D D D D7 7 7 7 …… …… …… …… …… 8 8 8 8位位位位CMOSCMOSCMOSCMOS寄存器寄存器寄存器寄存器74HC/HCT37474HC/HCT37474HC/HCT37474HC/HCT3741 1 1 11 1 1 11 1 1 11 1 1 11 1 1 11 1 1 10 0 0 01 1 1 11 1 1 11 1 1 18 8 8 8位位位位CMOSCMOSCMOSCMOS寄存器寄存器寄存器寄存器74LV37474LV37474LV37474LV374高阻高阻H H H HH H H H↑ ↑ ↑ ↑H H H H高阻高阻L L L LL L L L↑ ↑ ↑ ↑H H H H存入数据,禁止输出存入数据,禁止输出H H H HH H H H↑ ↑ ↑ ↑L L L L对应内部触发对应内部触发器的状态器的状态L L L LL L L L↑ ↑ ↑ ↑L L L L存入和读出数据存入和读出数据Q Q Q Q0 0 0 0~ ~ ~ ~Q Q Q Q7 7 7 7D D D DN N N NCPCPCPCP输出输出内部触发器内部触发器内部触发器内部触发器输输 入入工作模式工作模式OE1+nNQ2 2 2 2、、、、 移位寄存器移位寄存器移位寄存器移位寄存器移位寄存器是既能寄存数码,又能在时钟脉冲的作用下使数移位寄存器是既能寄存数码,又能在时钟脉冲的作用下使数移位寄存器是既能寄存数码,又能在时钟脉冲的作用下使数移位寄存器是既能寄存数码,又能在时钟脉冲的作用下使数码向高位或向低位移动的逻辑功能部件。
码向高位或向低位移动的逻辑功能部件码向高位或向低位移动的逻辑功能部件码向高位或向低位移动的逻辑功能部件按移动方式分按移动方式分按移动方式分按移动方式分单向移位寄存器单向移位寄存器单向移位寄存器单向移位寄存器双向移位寄存器双向移位寄存器双向移位寄存器双向移位寄存器左移位寄存器左移位寄存器左移位寄存器左移位寄存器•移位寄存器的逻辑功能分类移位寄存器的逻辑功能分类移位寄存器的逻辑功能分类移位寄存器的逻辑功能分类•移位寄存器的逻辑功能移位寄存器的逻辑功能移位寄存器的逻辑功能移位寄存器的逻辑功能右移位寄存器右移位寄存器右移位寄存器右移位寄存器 1 1 1 1D D D D Q Q Q Q0 0 0 0 D D D DS S S SI I I I CPCPCPCP >>C1C1C1C1 1 1 1 1D D D D >>C1C1C1C1 1 1 1 1D D D D >>C1C1C1C1 1 1 1 1D D D D >>C1C1C1C1 Q Q Q Q1 1 1 1 Q Q Q Q2 2 2 2 Q Q Q Q3 3 3 3 Q Q Q Q3 3 3 3 Q Q Q Q0 0 0 0 Q Q Q Q1 1 1 1 Q Q Q Q0 0 0 0 D D D DSOSOSOSO FFFFFFFF3 3 3 3 FFFFFFFF0 0 0 0 FFFFFFFF1 1 1 1 FFFFFFFF2 2 2 2 (1) (1) (1) (1) 基本移位寄存器基本移位寄存器基本移位寄存器基本移位寄存器((((a a a a))))电路电路电路电路串行数据输入端串行数据输入端串行数据输入端串行数据输入端串行数据输出端串行数据输出端串行数据输出端串行数据输出端并行数据输出端并行数据输出端并行数据输出端并行数据输出端D D D D3 3 3 3= = = =Q Q Q Qn n n n2 2 2 2D D D D1 1 1 1= = = =Q Q Q Q0 0 0 0n n n nD D D D0 0 0 0= = = =D D D DSISISISIQ Q Q Q0 0 0 0n+1n+1n+1n+1= = = =D D D DSISISISIQ Q Q Q1 1 1 1n+1n+1n+1n+1 = = = =D D D D1 1 1 1 = = = = Q Q Q Q0 0 0 0n n n nQ Q Q Q2 2 2 2n+1n+1n+1n+1 = = = =D D D D2 2 2 2 = = = =Q Q Q Qn n n n1 1 1 1Q Q Q Q3 3 3 3n+1n+1n+1n+1 = = = =D D D D3 3 3 3 = = = = Q Q Q Qn n n n2 2 2 22 2 2 2、写出激励方程:、写出激励方程:、写出激励方程:、写出激励方程:3 3 3 3、写出状态方程:、写出状态方程:、写出状态方程:、写出状态方程:(b). (b). (b). (b). 工作原理工作原理工作原理工作原理 1 1 1 1D D D D Q Q Q Q0 0 0 0 D D D DS S S SI I I I CPCPCPCP >>C1C1C1C1 1 1 1 1D D D D >>C1C1C1C1 1 1 1 1D D D D >>C1C1C1C1 1 1 1 1D D D D >>C1C1C1C1 Q Q Q Q1 1 1 1 Q Q Q Q2 2 2 2 Q Q Q Q3 3 3 3 Q Q Q Q3 3 3 3 Q Q Q Q0 0 0 0 Q Q Q Q1 1 1 1 Q Q Q Q0 0 0 0 D D D DSOSOSOSO FFFFFFFF0 0 0 0 FFFFFFFF1 1 1 1 FFFFFFFF2 2 2 2 FFFFFFFF3 3 3 3 D D D D2 2 2 2= = = =Q Q Q Qn n n n1 1 1 1D D D D0 0 0 0 D D D D2 2 2 2 D D D D1 1 1 1 D D D D3 3 3 3 1 01 01 01 0 1 1 1 1 1 1 1 1 0 10 10 10 1 1 0 1 0 1 0 1 0 1 11 11 11 1 0 0 0 0 0 0 0 00 0 0 0 0 0 0 0 0 0 0 0 0 00 00 00 0 0 0 0 0 0 0 0 0FFFFFFFF0 0 0 0 FF FF FF FF1 1 1 1 FF FF FF FF2 2 2 2 FF FF FF FF3 3 3 31CP 1CP 1CP 1CP 后后后后2CP 2CP 2CP 2CP 后后后后3CP 3CP 3CP 3CP 后后后后4CP 4CP 4CP 4CP 后后后后1 1 1 11 1 1 10 0 0 01 1 1 1 1 1 1 1 Q Q Q Q0 0 0 0n+1n+1n+1n+1=D=D=D=DSISISISIQ Q Q Q1 1 1 1n+1n+1n+1n+1 = = = = Q Q Q Q0 0 0 0n n n nQ Q Q Q2 2 2 2n+1n+1n+1n+1 = = = =Q Q Q Qn n n n1 1 1 1Q Q Q Q3 3 3 3n+1n+1n+1n+1 = = = =Q Q Q Qn n n n2 2 2 2 1 1 1 1D D D D Q Q Q Q0 0 0 0 D D D DS S S SI I I I CPCPCPCP >>C1C1C1C1 1 1 1 1D D D D >>C1C1C1C1 1 1 1 1D D D D >>C1C1C1C1 1 1 1 1D D D D >>C1C1C1C1 Q Q Q Q1 1 1 1 Q Q Q Q2 2 2 2 Q Q Q Q3 3 3 3 Q Q Q Q3 3 3 3 Q Q Q Q0 0 0 0 Q Q Q Q1 1 1 1 Q Q Q Q0 0 0 0 D D D DSOSOSOSO FFFFFFFF0 0 0 0 FFFFFFFF1 1 1 1 FFFFFFFF2 2 2 2 FFFFFFFF3 3 3 3 1011101110111011 D D D DSISISISI CPCPCPCP 1 1 1 1 1 1 1 1 0 0 0 0 1 1 1 1 1 1 1 1 2 2 2 2 4 4 4 4 3 3 3 3 5 5 5 5 6 6 6 6 8 8 8 8 7 7 7 7 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 D D D DSISISISI =11010000, =11010000, =11010000, =11010000,从高位开始输入从高位开始输入从高位开始输入从高位开始输入 串行输出串行输出串行输出串行输出 并行输出并行输出并行输出并行输出D D D DPOPOPOPO 经过经过经过经过4 4 4 4个个个个CPCPCPCP脉冲作用后,从脉冲作用后,从脉冲作用后,从脉冲作用后,从D D D DS S S S 端串行输入的数码就可以端串行输入的数码就可以端串行输入的数码就可以端串行输入的数码就可以从从从从Q Q Q Q0 0 0 0 Q Q Q Q1 1 1 1 Q Q Q Q2 2 2 2 Q Q Q Q3 3 3 3并行并行并行并行输出。
输出 串入串入串入串入→→→→并出并出并出并出 经过经过经过经过7 7 7 7个个个个CPCPCPCP脉冲作用后,从脉冲作用后,从脉冲作用后,从脉冲作用后,从D D D DS S S SI I I I 端串行输入的数码就可以端串行输入的数码就可以端串行输入的数码就可以端串行输入的数码就可以从从从从D D D DO O O O 端串行输出端串行输出端串行输出端串行输出 串入串入串入串入→→→→串出串出串出串出 Q Q Q Q0 0 0 0 Q Q Q Q1 1 1 1 Q Q Q Q2 2 2 2 Q Q Q Q3 3 3 3( ( ( (D D D DSOSOSOSO) ) ) ) ((((2 2 2 2)典型集成电路)典型集成电路)典型集成电路)典型集成电路 1D1D1D1D C1C1C1C1 R R R R 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 Q Q Q Q0 0 0 0 1D1D1D1D C1C1C1C1 R R R R 1 1 1 1 Q Q Q Q1 1 1 1 1D1D1D1D C1C1C1C1 R R R R 1 1 1 1 Q Q Q Q7 7 7 7 CPCPCPCP CRCRCRCRR R R R D D D DSASASASA D D D DSBSBSBSB &&&& …… …… …… 内部逻辑图内部逻辑图内部逻辑图内部逻辑图8 8 8 8位移位寄存器位移位寄存器位移位寄存器位移位寄存器74HC/HCT16474HC/HCT16474HC/HCT16474HC/HCT1642. 2. 2. 2. 多功能双向移位寄存器多功能双向移位寄存器多功能双向移位寄存器多功能双向移位寄存器 D D D D0 0 0 0 FFFFFFFF0 0 0 0 D D D D1 1 1 1 FFFFFFFF1 1 1 1 D D D D2 2 2 2 FFFFFFFF2 2 2 2 D D D D3 3 3 3 FFFFFFFF3 3 3 3 并行输并行输并行输并行输入入入入 并行输并行输并行输并行输出出出出 右移串行输入右移串行输入右移串行输入右移串行输入((((D D D DIRIRIRIR)))) 左移串行输出左移串行输出左移串行输出左移串行输出((((D D D DOLOLOLOL)) )) 右移串行输出右移串行输出右移串行输出右移串行输出((((D D D DOROROROR)))) 左移串行输入左移串行输入左移串行输入左移串行输入((((D D D DILILILIL)))) Q Q Q Q0 0 0 0 Q Q Q Q1 1 1 1 Q Q Q Q2 2 2 2 Q Q Q Q3 3 3 3 多功能移位寄存器工作模式简图多功能移位寄存器工作模式简图多功能移位寄存器工作模式简图多功能移位寄存器工作模式简图((((1 1 1 1)工作原理)工作原理)工作原理)工作原理高位移向低位高位移向低位高位移向低位高位移向低位----------------左移左移左移左移低位移向高位低位移向高位低位移向高位低位移向高位----------------右移右移右移右移 1 1 1 1D D D D C1C1C1C1 1 1 1 1D D D D C1C1C1C1 FFFFFFFFm m m m 0 0 0 0 1 1 1 1 3 3 3 3 2 2 2 2 1 1 1 1 0 0 0 0 MUXMUXMUXMUX MUXMUXMUXMUXm m m m D D D Dm m m m– – – –1 1 1 1 D D D Dm m m m FFFFFFFFm m m m– – – –1 1 1 1 1 1 1 1D D D D C1C1C1C1 FFFFFFFFm m m m+1+1+1+1 D D D Dm m m m+1+1+1+1 D D D Dm m m m C C C CP P P P S S S S1 1 1 1 S S S S0 0 0 0 Q Q Q Qm m m m– – – –1 1 1 1 Q Q Q Qm m m m Q Q Q Qm m m m+1+1+1+1 实现多种功能双向移位寄存器的一种方案实现多种功能双向移位寄存器的一种方案实现多种功能双向移位寄存器的一种方案实现多种功能双向移位寄存器的一种方案( ( ( (仅以仅以仅以仅以FFFFFFFFmmmm为例为例为例为例) ) ) )n n n nm m m mn n n nm m m mQ Q Q Q Q Q1 1 1 11 1 1 1− − − −+ + + += = = =n n n nm m m mn n n nm m m mQ Q Q Q Q Q1 1 1 11 1 1 1+ + + ++ + + += = = =m m m mn n n nm m m mD D D DQ Q Q Q= = = =+ + + +1 1 1 1S S S S1 1 1 1S S S S0 0 0 0=00=00=00=00S S S S1 1 1 1S S S S0 0 0 0=01=01=01=01高位移高位移高位移高位移向低位向低位向低位向低位S S S S1 1 1 1S S S S0 0 0 0=10=10=10=10S S S S1 1 1 1S S S S0 0 0 0=11=11=11=11n n n nm m m mn n n nm m m mQ Q Q Q Q Q= = = =+ + + +1 1 1 1并入并入并入并入不变不变不变不变低位移低位移低位移低位移向高位向高位向高位向高位((((2 2 2 2)典型集成电路)典型集成电路)典型集成电路)典型集成电路CMOS 4CMOS 4CMOS 4CMOS 4位双向移位寄存器位双向移位寄存器位双向移位寄存器位双向移位寄存器74HC/HCT194 74HC/HCT194 74HC/HCT194 74HC/HCT194 1S1S1S1S C1C1C1C1 F F F FF F F F0 0 0 0 S S S S1 1 1 1 1 1 1 1 &&&& 1R1R1R1R R R R R 1 1 1 1 D D D DSRSRSRSR 1 1 1 1 S S S S0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 &&&& &&&& &&&& 1 1 1 1 D D D DI I I I0 0 0 0 &&&& &&&& &&&& &&&& 1 1 1 1 D D D DI I I I1 1 1 1 &&&& &&&& &&&& &&&& 1 1 1 1 D D D DI I I I2 2 2 2 &&&& &&&& &&&& &&&& 1 1 1 1 D D D DI I I I3 3 3 3 1 1 1 1 D D D DSLSLSLSL ≥≥1 1 1 1 D D D D0 0 0 0 D D D D0 0 0 0 CPCPCPCP 1 1 1 1 1S1S1S1S C1C1C1C1 FFFFFFFF1 1 1 1 1R1R1R1R R R R R 1 1 1 1 ≥≥1 1 1 1 D D D D1 1 1 1 D D D D1 1 1 1 1S1S1S1S C1C1C1C1 FFFFFFFF2 2 2 2 1R1R1R1R R R R R 1 1 1 1 ≥≥1 1 1 1 D D D D2 2 2 2 D D D D2 2 2 2 1S1S1S1S C1C1C1C1 FFFFFFFF3 3 3 3 1R1R1R1R R R R R 1 1 1 1 ≥≥1 1 1 1 D D D D3 3 3 3 D D D D3 3 3 3 C C C CR R R R 1 1 1 1 1 1 1 1 Q Q Q Q0 0 0 0 1 1 1 1 Q Q Q Q1 1 1 1 1 1 1 1 Q Q Q Q2 2 2 2 1 1 1 1 Q Q Q Q3 3 3 3 Q Q Q Q0 0 0 0 Q Q Q Q1 1 1 1 Q Q Q Q2 2 2 2 Q Q Q Q3 3 3 3 74HCT194 74HCT194 74HCT194 74HCT194 的功能表的功能表的功能表的功能表 1 1 1 10 0 0 0+ + + +n n n nQ Q Q Q1 1 1 11 1 1 1+ + + +n n n nQ Q Q Q1 1 1 12 2 2 2+ + + +n n n nQ Q Q Q1 1 1 13 3 3 3+ + + +n n n nQ Q Q QCRCRCRCRn n n nQ Q Q Q0 0 0 0n n n nQ Q Q Q1 1 1 1n n n nQ Q Q Q2 2 2 2n n n nQ Q Q Q3 3 3 3n n n nQ Q Q Q1 1 1 1n n n nQ Q Q Q2 2 2 2n n n nQ Q Q Q0 0 0 0n n n nQ Q Q Q1 1 1 1n n n nQ Q Q Q2 2 2 2n n n nQ Q Q Q3 3 3 3n n n nQ Q Q Q1 1 1 1n n n nQ Q Q Q2 2 2 2n n n nQ Q Q Q3 3 3 37 7 7 7D D D D3 3 3 3D D D D2 2 2 2D D D D1 1 1 1D D D D0 0 0 0DIDIDIDI3 3 3 3* * * *DIDIDIDI2 2 2 2* * * *DIDIDIDI1 1 1 1* * * *DIDIDIDI0 0 0 0* * * *↑↑↑↑××××××××H H H HH H H HH H H H6 6 6 6H H H H ××××××××××××××××↑↑↑↑H H H H××××L L L LH H H HH H H H5 5 5 5L L L L××××××××××××××××↑↑↑↑L L L L××××L L L LH H H HH H H H4 4 4 4H H H H××××××××××××××××↑↑↑↑××××H H H HH H H HL L L LH H H H3 3 3 3L L L L××××××××××××××××↑↑↑↑××××L L L LH H H HL L L LH H H H2 2 2 2××××××××××××××××××××××××××××L L L LL L L LH H H H1 1 1 1L L L LL L L LL L L LL L L L××××××××××××××××××××××××××××××××××××L L L LDIDIDIDI3 3 3 3DIDIDIDI2 2 2 2DIDIDIDI1 1 1 1DIDIDIDI0 0 0 0左左左左移移移移D D D DSLSLSLSL右右右右移移移移D D D DSRSRSRSRS S S S0 0 0 0S S S S1 1 1 1行行行行并行输入并行输入并行输入并行输入时钟时钟时钟时钟CPCPCPCP串行输串行输串行输串行输入入入入控制信控制信控制信控制信号号号号清清清清零零零零输输输输 出出出出输输输输 入入入入n n n nQ Q Q Q0 0 0 0n n n nQ Q Q Q1 1 1 1n n n nQ Q Q Q2 2 2 22 2 2 2、、、、计数器的分类计数器的分类计数器的分类计数器的分类•按脉冲输入方式,分为同步和异步计数器按脉冲输入方式,分为同步和异步计数器按脉冲输入方式,分为同步和异步计数器按脉冲输入方式,分为同步和异步计数器•按进位体制,分为二进制、十进制和任意进制计数器按进位体制,分为二进制、十进制和任意进制计数器按进位体制,分为二进制、十进制和任意进制计数器按进位体制,分为二进制、十进制和任意进制计数器•按逻辑功能,分为加法、减法和可逆计数器按逻辑功能,分为加法、减法和可逆计数器按逻辑功能,分为加法、减法和可逆计数器按逻辑功能,分为加法、减法和可逆计数器概概概概 述述述述1 1 1 1、、、、计数器的逻辑功能计数器的逻辑功能计数器的逻辑功能计数器的逻辑功能 计数器的基本功能是对输入时钟脉冲进行计数。
它也可计数器的基本功能是对输入时钟脉冲进行计数它也可计数器的基本功能是对输入时钟脉冲进行计数它也可计数器的基本功能是对输入时钟脉冲进行计数它也可用于分频、定时、产生节拍脉冲和脉冲序列及进行数字用于分频、定时、产生节拍脉冲和脉冲序列及进行数字用于分频、定时、产生节拍脉冲和脉冲序列及进行数字用于分频、定时、产生节拍脉冲和脉冲序列及进行数字运算等等运算等等运算等等运算等等6.5.2 6.5.2 6.5.2 6.5.2 计计计计 数数数数 器器器器•同步计数器同步计数器同步计数器同步计数器•异步计数器异步计数器异步计数器异步计数器加计数器加计数器加计数器加计数器减计数器减计数器减计数器减计数器可逆计数器可逆计数器可逆计数器可逆计数器二进制计数器二进制计数器二进制计数器二进制计数器非二进制计数器非二进制计数器非二进制计数器非二进制计数器 十进制计数器十进制计数器十进制计数器十进制计数器 任意进制计数器任意进制计数器任意进制计数器任意进制计数器加计数器加计数器加计数器加计数器减计数器减计数器减计数器减计数器可逆计数器可逆计数器可逆计数器可逆计数器二进制计数器二进制计数器二进制计数器二进制计数器非二进制计数器非二进制计数器非二进制计数器非二进制计数器 十进制计数器十进制计数器十进制计数器十进制计数器 任意进制计数器任意进制计数器任意进制计数器任意进制计数器…………………………………………(1) (1) (1) (1) 异步二进制计数器异步二进制计数器异步二进制计数器异步二进制计数器---4---4---4---4位异步二进制加法计数器位异步二进制加法计数器位异步二进制加法计数器位异步二进制加法计数器①① 工作原理工作原理工作原理工作原理 FFFFFFFF0 0 0 0 R R R R CRCRCRCR Q Q Q Q0 0 0 0 >> 1 1 1 1 FFFFFFFF1 1 1 1 R R R R >> FFFFFFFF2 2 2 2 R R R R >> FFFFFFFF3 3 3 3 R R R R >> 1 1 1 1 CPCPCPCP Q Q Q Q1 1 1 1 Q Q Q Q2 2 2 2 Q Q Q Q3 3 3 3 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 Q Q Q Q0 0 0 0 Q Q Q Q0 0 0 0 Q Q Q Q1 1 1 1 Q Q Q Q1 1 1 1 Q Q Q Q2 2 2 2 Q Q Q Q2 2 2 2 Q Q Q Q3 3 3 3 Q Q Q Q3 3 3 3 C C C C C C C C C C C C C C C C 1 1 1 1、、、、 二进制计数器二进制计数器二进制计数器二进制计数器 CPCPCPCP 1 1 1 1 2 2 2 2 3 3 3 3 4 4 4 4 5 5 5 5 6 6 6 6 7 7 7 7 8 8 8 8 9 9 9 9 10101010 11111111 12121212 13131313 14141414 15151515 16161616 Q Q Q Q2 2 2 2 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 0 0 0 Q Q Q Q0 0 0 0 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 Q Q Q Q1 1 1 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 Q Q Q Q3 3 3 3 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 结论结论结论结论: : : :CPCPCPCPQ Q Q Qf f f ff f f f2 2 2 21 1 1 10 0 0 0= = = =CPCPCPCPQ Q Q Qf f f ff f f f4 4 4 41 1 1 11 1 1 1= = = =CPCPCPCPQ Q Q Qf f f ff f f f8 8 8 81 1 1 12 2 2 2= = = =� 计数器的功能:不仅可以计数也可作为分频器计数器的功能:不仅可以计数也可作为分频器计数器的功能:不仅可以计数也可作为分频器计数器的功能:不仅可以计数也可作为分频器。
CPCPCPCPQ Q Q Qf f f ff f f f161616161 1 1 13 3 3 3= = = = Q0 CP Q1 Q2 Q3 1 2 3 4 5 6 7 8 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 9 10 11 12 13 14 15 16 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1tpd 2tpd 3tpd 4tpd 4tpd 如考虑每个触发器都有如考虑每个触发器都有如考虑每个触发器都有如考虑每个触发器都有1 1 1 1t t t tpdpdpdpd的延时,电路会出现什么问题?的延时,电路会出现什么问题?的延时,电路会出现什么问题?的延时,电路会出现什么问题?�异步计数脉冲的最小周期异步计数脉冲的最小周期异步计数脉冲的最小周期异步计数脉冲的最小周期 T T T Tminminminmin= = = =n n n n t t t tpdpdpdpd。
n n n n为位数)为位数)为位数)为位数) ②②典型集成电路典型集成电路典型集成电路典型集成电路中规模集成电路中规模集成电路中规模集成电路中规模集成电路74HC/HCT39374HC/HCT39374HC/HCT39374HC/HCT393中集成了两个中集成了两个中集成了两个中集成了两个4 4 4 4位异步位异步位异步位异步二进制计数器在二进制计数器在二进制计数器在二进制计数器在 5V5V5V5V、、、、25252525℃℃工作条件下,工作条件下,工作条件下,工作条件下,74HC/HCT39374HC/HCT39374HC/HCT39374HC/HCT393中每级触发器的传输延迟时间典型值为中每级触发器的传输延迟时间典型值为中每级触发器的传输延迟时间典型值为中每级触发器的传输延迟时间典型值为6ns6ns6ns6ns 1CP1CP1CP1CP 1 1 1 1 2 2 2 2 1 1 1 1 1M1M1M1MR R R R 1Q1Q1Q1Q0 0 0 0 1Q1Q1Q1Q1 1 1 1 1Q1Q1Q1Q2 2 2 2 1Q1Q1Q1Q3 3 3 3 3 3 3 3 4 4 4 4 5 5 5 5 6 6 6 6 2CP2CP2CP2CP 1 1 1 13 3 3 3 1 1 1 12 2 2 2 2 2 2 2 2M2M2M2MR R R R 2Q2Q2Q2Q0 0 0 0 2Q2Q2Q2Q1 1 1 1 2Q2Q2Q2Q2 2 2 2 2Q2Q2Q2Q3 3 3 3 1 1 1 11 1 1 1 1 1 1 10 0 0 0 9 9 9 9 8 8 8 8 74HC/HCT39374HC/HCT39374HC/HCT39374HC/HCT393的逻辑符号的逻辑符号的逻辑符号的逻辑符号Q Q Q Q0 0 0 0在每个在每个在每个在每个CPCPCPCP都翻转一次都翻转一次都翻转一次都翻转一次Q Q Q Q1 1 1 1仅在仅在仅在仅在Q Q Q Q0 0 0 0=1=1=1=1后的下一个后的下一个后的下一个后的下一个CPCPCPCP到来时翻转到来时翻转到来时翻转到来时翻转FFFFFFFF0 0 0 0可采用可采用可采用可采用T=1T=1T=1T=1的的的的T T T T触发器触发器触发器触发器FFFFFFFF1 1 1 1可采用可采用可采用可采用T= T= T= T= Q Q Q Q0 0 0 0的的的的T T T T触发器触发器触发器触发器Q Q Q Q3 3 3 3仅在仅在仅在仅在Q Q Q Q0 0 0 0=Q=Q=Q=Q1 1 1 1=Q=Q=Q=Q2 2 2 2=1=1=1=1后的下后的下后的下后的下一个一个一个一个CPCPCPCP到来时翻转到来时翻转到来时翻转到来时翻转FFFFFFFF2 2 2 2可采用可采用可采用可采用T= T= T= T= Q Q Q Q0 0 0 0Q Q Q Q1 1 1 1T T T T的触的触的触的触发器发器发器发器Q Q Q Q2 2 2 2仅在仅在仅在仅在Q Q Q Q0 0 0 0=Q=Q=Q=Q1 1 1 1=1=1=1=1后的下一个后的下一个后的下一个后的下一个CPCPCPCP到来时翻转到来时翻转到来时翻转到来时翻转FFFFFFFF3 3 3 3可采用可采用可采用可采用T= T= T= T= Q Q Q Q0 0 0 0Q Q Q Q1 1 1 1Q Q Q Q2 2 2 2T T T T的的的的触发器触发器触发器触发器4位二进制计数器状态表0 0 0 00 0 0 00 0 0 00 0 0 00 0 0 0161616161 1 1 11 1 1 11 1 1 11 1 1 11 1 1 1151515150 0 0 00 0 0 01 1 1 11 1 1 11 1 1 1141414140 0 0 01 1 1 10 0 0 01 1 1 11 1 1 1131313130 0 0 00 0 0 00 0 0 01 1 1 11 1 1 1121212120 0 0 01 1 1 11 1 1 10 0 0 01 1 1 1111111110 0 0 00 0 0 01 1 1 10 0 0 01 1 1 1101010100 0 0 01 1 1 10 0 0 00 0 0 01 1 1 19 9 9 90 0 0 00 0 0 00 0 0 00 0 0 01 1 1 18 8 8 80 0 0 01 1 1 11 1 1 11 1 1 10 0 0 07 7 7 70 0 0 00 0 0 01 1 1 11 1 1 10 0 0 06 6 6 60 0 0 01 1 1 10 0 0 01 1 1 10 0 0 05 5 5 50 0 0 00 0 0 00 0 0 01 1 1 10 0 0 04 4 4 40 0 0 01 1 1 11 1 1 10 0 0 00 0 0 03 3 3 30 0 0 00 0 0 01 1 1 10 0 0 00 0 0 02 2 2 20 0 0 01 1 1 10 0 0 00 0 0 00 0 0 01 1 1 10 0 0 00 0 0 00 0 0 00 0 0 00 0 0 00 0 0 0Q Q Q Q0 0 0 0Q Q Q Q1 1 1 1Q Q Q Q2 2 2 2Q Q Q Q3 3 3 3进位输出进位输出电路状态电路状态计数顺序计数顺序(2)(2)(2)(2)二进制同步加计数器二进制同步加计数器二进制同步加计数器二进制同步加计数器。












