实验一组合逻辑电路设计(含门电路功能测试)Word版.docx
5页实验一 组合逻辑电路设计(含门电路功能测试)1、 实验目的1. 掌握常用门电路的逻辑功能2. 掌握小规模集成电路设计组合逻辑电路的方法3. 掌握组合逻辑电路的功能测试方法2、 实验设备与器材数字电路试验箱 双踪示波器 稳压电源 数字多用表 74LS20 二4输入与非门74LS00 四2输入与非门74LS10 三3输入与非门3、 实验原理TTL集成逻辑电路种类繁多,使用时应对选用的器件做简单逻辑功能检查,保证实验的顺利进行测试门电路逻辑功能有静态测试和动态测试两种方法静态测试时,门电路输入端加固定的高(H)、低电平,用示波器、万用表、或发光二极管(LED)测出门电路的输出响应动态测试时,门电路的输入端加脉冲信号,用示波器观测输入波形与输出波形的同步关系下面以74LS00为例,简述集成逻辑门功能测试的方法74LS00为四输入2与非门,电路图如3-1所示74LS00是将四个二输入与非门封装在一个集成电路芯片中,共有14条外引线使用时必须保证在第14脚上加+5V电压,第7脚与底线接好整个测试过程包括静态、动态和主要参数测试三部分表3-1 74LS00与非门真值表ABC0010111011101. 门电路的静态逻辑功能测试静态逻辑功能测试用来检查门电路的真值表,确认门电路的逻辑功能正确与否。
实验时,可将74LS00中的一个与非门的输入端A、B分别作为输入逻辑变量,加高、低电平,观测输出电平是否符合74LS00的真值表(表3-1)描述功能测试电路如图3-2所示试验中A、B输入高、低电平,由数字电路实验箱中逻辑电平产生电路产生,输入F可直接插至逻辑电平只是电路的某一路进行显示仿真示意2. 门电路的动态逻辑功能测试动态测试用于数字系统运行中逻辑功能的检查,测试时,电路输入串行数字信号,用示波器比较输入与输出信号波形,以此来确定电路的功能实验时,与非门输入端A加一频率为1kHz 的脉冲信号Vi,如图3-3所示,另一端加上开关信号,观测F输出波形是否符合功能要求测试图如3-4所示动态测试-1态动态测试-0态 (注:可编辑下载,若有不当之处,请指正,谢谢!) 。

卡西欧5800p使用说明书资料.ppt
锂金属电池界面稳定化-全面剖析.docx
SG3525斩控式单相交流调压电路设计要点.doc
话剧《枕头人》剧本.docx
重视家风建设全面从严治党治家应成为领导干部必修课PPT模板.pptx
黄渤海区拖网渔具综合调查分析.docx
2024年一级造价工程师考试《建设工程技术与计量(交通运输工程)-公路篇》真题及答案.docx
【课件】Unit+3+Reading+and+Thinking公开课课件人教版(2019)必修第一册.pptx
嵌入式软件开发流程566841551.doc
生命密码PPT课件.ppt
爱与责任-师德之魂.ppt
制冷空调装置自动控制技术讲义.ppt


