
通信原理-CH8-同步概要.ppt
51页第八章 同步原理n8.1 引言n8.2 载波同步n8.3 位同步n8.4 帧同步n8.5 网同步的基本概念主要内容和重点8.1 引言n同步是通信系统中一个重要的实际问题 n当采用同步解调或相干解调时,接收端需要提供一个与发射端载波同频率的相干载波,这个相干载波的获取就称为载波同步n数字通信中,还有位同步问题,因为解调时需要知道每个码元的起止时刻,从而对积分器或匹配滤波器的输出进行抽样判决n把在接收端产生与接收码元重复频率和相位一致的定时脉冲序列的过程称为码元同步或位同步n称此定时脉冲序列为码元同步脉冲或位同步脉冲n数字通信系统中,消息总是由若干“字”组成,又用若干“字”组成 “句”接收时,同样要知道这些“字”、“句”的起止时刻在接收端产生与其起止时刻相一致的定时脉冲序列,统称为帧同步n同步系统性能的降低,会直接导致通信系统的性能的降低,甚至不能工作可以说,在同步通信系统中,“同步”是进行信息传输的前提8.1 引言 以点点两路PCM/2DPSK数字系统为例来说明载波同步、位同步以及帧同步的作用8.1 引言 设CLK频率为192KHz、SL1、SL2的频率为8kHz,则SL1、SL2、PCM1、PCM2、F(t)、及PCM信号的波形如下 :8.1 引言n两个PCM编码器用同一个时钟CLK,SL1、SL2两个信导的频率也相等,故PCM1、PCM2的码速率完全相同n复接器实际上是一个或门电路。
此种复接器输入的支路信号速率完全相同,称为同步复接器nCLK、SL1、SL2、及cosct是由发端同步器提供的,在电路上比较容易实现n收端的载波同步器提供相干载波,与发载波同频同相(或反相)位同步器输出位同步信号CP(t),信号频率为192KHz帧同步器从收端 PCM码流中提取帧同步信导FS(t),进而产生路同步信号F1(t)和F2(t),FS(t)的脉冲前沿与帧同步码1110010的最后一位起时间对齐(也可以与第一位数据起时间对齐)F1(t)、F2(t)的脉冲前沿与各自数据的第一位起始时间或最后一位的结束时刻对齐(由具体电路决定)n若复接器输入的各支路信号的速率标称值相同但实际值有一定差异,则不能进行同步复接,采取网同步方法才能复接不同速率的支路此问题于网同步范畴8.1 引言8.2 载波同步 对模拟已调信号和数字已调信号进行相干解调时,需要从接收信号中提取相干载波8.2.1 载波同步方法n提取载波的方法一般分为两类:n在发送有用信号的同时,在适当的频率位置上插入一个或多个称为导频的正弦波,接收端就由导频提取出载波,这类方法称为插入导频法n不专门发送导频,而在接收端直接从发送信号中提取载波,这类方法称为直接法1、 插入导频法: 在抑制载波的双边带信号中插入导频 n插入正交导频的目的:收端相乘器的输出V(t)中无直流n也可以插入同相导频,低通滤波器中加入隔直电容即可n插入导频信号的功率应比较小,否则就成为AM信号了8.2.1 载波同步方法2、直接法n例:从2PSK信号中直接提取相干载波(1)平方变换法2PSK信号e(t)cos2ctcosct-cosct 2fc窄带 带通 平方二分频n设调制信号为 , 中无直流分量,则抑制载波的双边带信号为 接收端将该信号进行平方变换就得到8.2.1 载波同步方法(2)平方环法n平方法提取载波图中的2fc窄带滤波器若用锁相环代替,就构成平方环法n由于锁相环具有良好的跟踪、窄带滤波和记忆性能,故平方环法比一般的平方变换法具有更好的性能2PSK信 号ui(t)PDLFVCOu0(t)cosct-cosct平方鉴相器 环 路 滤波 器 压 控振荡器二分频移 相2、直接法8.2.1 载波同步方法(3)同相正交环此即为环路的鉴相特性uiu1u2u3u4u6u5u7 低 通 900移相 VCO LPF 低 通8.2.1 载波同步方法n上式中,Um、Ud为乘法器引起的信号幅度变化,当VCO的固有振荡频率与2PSK的载频非常接近且环路增益很高时,环路锁定后 , 。
可见用同相正交环提取的载波也存在相位模糊现象n环路锁定后, ,考虑到噪声等因素,应对u5(t)进行抽样判决以再生数字基带信号n从4PSK信号中提取相干载波的方法与2PSK相似,可用四次方变换,四次方环及四相Costas环n用Costas环提取相干载波时,环路的工作频率等于信号载频,用其它方法时电路工作频率等于信号载频的二倍或四倍 8.2.1 载波同步方法8.2.2 载波同步系统的性能n同步误差n理想相干载波 与接收机输入信号载波同频同相实际相干载波为n 为稳态相差,由固有频差(锁相环VCO的固有频率或振荡回路中心频率与载频之差)产生n 为随机相差、由噪声产生n减小带通滤波器带宽(增大Q值),可减小随机相差、但增加稳态相差n减小环路自然谐振频率可减小随机相差,增大环路增益可减小稳态相差n同步建立时间ts和同步保持时间tcn tc:载波同步器的输入信号丢失后,相干载波与输入信号载波之间的相位误差大于某一范围所需要的时间n 减小带通滤波器的Q值,可减小ts但tc也减小n 增大锁相环的自然谐振频率,可减小ts但tc也减小8.2.2 载波同步系统的性能8.2.3 载波相位误差对解调性能的影响 n1、模拟通信n (1)DSB 输出信号功率 输出噪声功率m(t)cosct+n(t)cos(ct+) uo(t) BPF LPF 可见载波相位误差使解调输出信号功率减小但不改变噪声功率即输出信噪比下降。
同理可证明,在AM解调中,载波相位误差也使输出信噪比下降n (2)SSB 设 ,上边带信号为 ,则相干解 调输出信号为 ,第一项与 m(t)成正比,但相位误差使信号功率下降第二项与原信号正交,使基带信号产生畸变且越大畸变越大 与DSB系统一样,相位误差并不改变SSB解调器的输出噪声功率,因此载波相位误差使SSB解调器的输出信噪比下降且信号畸变 在VSB相干解调中也有上述现象发生 8.2.3 载波相位误差对解调性能的影响 n2、数字通信n 显然,抽样判决器输入信噪比变化规律同模拟通信,故误码率增大n 2PSK系统误码率为 相干解调 最佳相干接收机 8.2.3 载波相位误差对解调性能的影响 从理论上说,位同步的实现方法也可分为插入导频法和直接法,但实际工程中,一般采用直接法,直接法又可具体分为滤波法和锁相环法8.3 位同步8.3.1 位同步实现方法n1、插入导频法n 适用于不包含位同步信号的码型,如二进制NRZ码n 在基带信号频谱的零点(如二进制NRZ码 处)插入所需导频信号n 2PSK或2FSK系统中进行附加的幅度调制,接收端进行包络检波 n 时域插入同步信号:载波同步、位同步、数据信号分别被配置在不同的时间内传送 n2、滤波法n先形成含位同步信息的信号(如NZ码,数字双相等),再用窄带滤波器滤出nr(t)来自相干解调器或非相干解调器的低通滤波器,在佳接收机中则视具体情况确定r(t)的来源n波形变换输出信号中必须含有频率等于码速率的离散谱n若信道中传输的是BNRZ码或2DPSK信号,则波形变换单元可由比较、微分、整流等三部分构成,波形示意图下 r(t)ui(t)u0(t)cp(t) 波形 变换 窄带带通滤波器 脉冲 形成 移 相8.3.1 位同步实现方法比较器输出r(t)微分输出ui(t)8.3.1 位同步实现方法n若无码间串扰且无噪声,则 脉冲的上升沿都应与各码元的开始时间对齐,它的频谱中包含有位同步信号重复频率的离散谱成分,滤波、脉冲形成及移相后可得到理想的位同步信号n码间串扰和噪声使位同步器输出的位同步信号在一定范围内抖动n信息码中的连“1”或连“0”码也会造成位同步信号相位抖动的。
连“1”或连“0”个数越多,滤波输出信号 的周期和幅度变化越大,位同步输出信号的相位抖动也越大因此在基带传输系统中常采用HDB3码,在数字调制传输中常将信号源输出的数字基带信号位进行扰码处理以减少连“1”和连“0”的个数 8.3.1 位同步实现方法3、锁相环法 (1)模拟锁相环 模拟锁相环要求输入一个正弦信号或周期和幅 度不恒定的准正弦信号环路对此输入信号可 等效为一个带通滤波器,其品质因数 , 式中fS为环路工作频率即位同信号重复频率,BL 为环路带宽 BL正比 于环路自然谐频率n 可以通过合理的环路设计,使环路的等效带通滤波器带宽小至几赫兹,从而使位同步信号相位抖动足够小8.3.1 位同步实现方法 (2)模数混合锁相环(常用电荷泵锁相环) 环路中的PD是数字电路,LF是模拟电路VCO的振荡频率可在控制电压的作用下连续变化,其电路可以是模拟式的也可以是数字式的 PD要求输入周期的或准周期的TTL信号 (3)数字环 数字环由数字电路构成,也可由软件构成或某些部件由 软件完成介绍实验中使用的数字环工作原理uiudNdNduo(位同步信号)f0=N0fSDPD PD量化器 DLF DCO8.3.1 位同步实现方法n称数字环中的鉴相为数字鉴相器(DPD)、环路滤波器为数字环路滤波器(DLF)、压控振荡器为数控振荡器(DCO)nui为单极性码,码速率为fs,环路锁定时uo脉冲位于码元中间、ud脉冲宽度等于码元宽度的一半,Nd等于No/2。
不考虑DLF即Nc=Nd时环路的工作原理可用下图来说明:开环状态 NdNo/210-11uiuoudNduoudNdNd+No/2No/2闭环8.3.1 位同步实现方法nDCO是一个分频,其分频比受Nc控制(由软件完成), 当 时,将DCO分频比由No变 为 ,则下一个uo脉冲就处于码元中间, 满足锁定要求,DCO的分频比改变一次后立即恢复为No,于是对DCO相位调整一次就可使环路进入锁定状态 DLF可减小噪声对位同步相位抖动的影响8.3.1 位同步实现方法n环路的时钟频率fo的标移值等于NofS,但实际值有一定误差,故DCO输出频率与码速率也有一定误差,这种误差导致位同步信号的相位抖动另外,连“1”或连“0”个数越多,位同步相位抖动也越大n这种抖动是由环路的工作特点决定的在两次鉴相之间,DCO不受控制,因此上述频差必然造成DCO输出信号相位偏离码元中间连“1”或连“0”个数越多,两次鉴相之间的时间间隔也越大,因此位同步信号相位偏移也越大 8.3.1 位同步实现方法n模拟锁相环的工作频率最高,抗噪声性能最好数字锁相环的工作频率较低,因为它的时钟信号频率fo=NofS,为使同步信号的相位误差足够小,No必须足够大,但高稳定度晶体的工作频率fo的上限一般为几十MHz,所以位同步信号频率fS不可能很高。
电荷泵锁相环位同步动工作频率低于模拟环,高于数字环,抗噪性能低于模拟环 8.3.1 位同步实现方法8.3.2 位同步系统的性能及其相位误差对性能的影响n1、位同步系统性能 用窄带带通滤波、模拟锁器相环以及电荷泵锁相环构造的位同步器的同步误差、同步建立时间以及同步保持时间与滤波器Q值、环路自然潜振频率之间的关系同载波同步系统 下面介绍数字锁相环位同步系统的性能指标(1)同步建立时间tS 最大起始相差为 或- ,若DCO相位调整量每次 为2/ No则最多需调整 次设“0”,“1”等概、 鉴相器工作m次后DLF对DCO调整一次相位, 则 若对DCO调整一次就可使环路锁定(如上述数字环),则ts=2mTS (不含软件执行时间)8.3.2 位同步系统的性能及其相位误差对性能的影响n(2)同步保持时间tc 设发射机、接收机的时钟稳定度为,则DCO输出信号频率与环路输入信号码速之间的最大误差为2fs若允许位同步信号的最大相位误差为2,则 4fStc=2, 由此得 tc应大于DCO两次调整之间的时间间隔tc越大,允许连“1”码或连“0”码越长8.3.2 位同步系统的性能及其相位误差对性能的影响n(3)同步误差 稳态误差 此为量化误差 随机误差 由输入噪声产生,其大小与DLF有关8.3.2 位同步系统的性能及其相位误差对性能的影响8.3.3 同步误差对误码率的影响 n同步误差使误码率增大,因同步信号偏离了被采样信号的最大值对应的时间n2PSK最佳接。












