
546-NR中短TTI下DCI设计.docx
9页NR中短TTITDCI设计5G中可以使用两级DCI可用于TTI调度,一种是“慢DCI”:应用于1个以上TTI的DCI内容在 传统的单层PDCCH上进行,每个子帧传输不超过一次;另一种是“快速DCI”:适用于特定 TTI的DCI内容在PDCCH上进行,对于给定TTI中的PDSCH,调度信息从慢DCI和快DCI的 组合,或仅快速DCI但是下行控制信息的高开销会降低短TTI的下行增益为什么要进行DCI设计短TTI (sTTI)中的低时延可以通过更快的调度来实现一方面,与ImsTTI相比,用于调 度sTTI的DCI将更频繁地传输,因此如果不引入DCI增强,则DCI开销将大幅增加例如, 在子帧内,对于一个UE只有一个DCI来调度具有1 msTTI的一个PDSCH,但是对于一个UE 有7个DCI来调度具有2个符号TTI的7个PDSCH考虑到下行控制信息的高开销将降低sTTI 的下行增益,需要降低短TTI的DCI开销另一方面,由于关键业务的传输需要尽可能快地 获得调度信息,因此短TTI的DCI设计应该满足这类业务的低时延要求因此,短TTI不仅 要考虑传统的SPS调度或多TTI调度,还要考虑关键传输的DCLsTTI的两级DCI设计两级DCI方案1: DCI分为慢DCI和快DCI,其中慢DCI和快DCI的组合用于指示一个sTTI上 的传输。
两级DCI方案2:慢DCI用于调度多个sTTLt的多个传输,每个子帧最多更新一次;快速DCI 用于指示一个sTTI上的传输在方案1中,DCI分为两部分第一部分称为slowDCL它包含一些控制信息,这些信息可 以在子帧级别改变第二部分称为fast DCI,它包含一些控制信息,这些信息必须在每个 调度的sTTI中发出信号支持短TTI的UE需要在接收PDSCH或发送PUSCH之前检测慢DCI 和快DCI如图1所示,慢DCI由传统PDCCH承载,并旦每个子帧最多传输一次,而快DCI 由sPDCCH承载,并且在每个sTTI中传输图1.两级DCI方案1表1给出了DCI分离的示例假设DCI格式为2,系统带宽为50个PRB,在FDD系统中DCI 的大小约为57 bito表1.方案1中DCI分离示例传统单级sPDCCH (参考DCI Format?) 总计57-60位Carrier indicator3 bitsResource allocation header1 bitResource block assignment11 bitsTPC command for PUCCH2 bitsHARQ Process3 bitsTransport block to codeword swap flag1 bitModulation and coding scheme for TB15 bitsNew data indicator for TB 11 bitRedundancy version for TB 12 bitsModulation and coding scheme for TB25 bitsNew data indicator for TB21 bitRedundancy version for TB22 bitsPrecoding information3 or 6bitsTTI length1 bitCRC16bitsSlow DCI 总共37-41 bit- Carrier indicator 3 bits-Resource allocation header 1 bit- Resource block assignment11 bits-Transport block to codeword swap flag 1 bit- Precoding information 3 or 6bits-TTI length 1 bit-Resource allocation information for the sPDCCH 1-2 bits-CRC 16bitsFast DCI 总共38 bits-HARQ process number3 bits-MCS for TB1 5 bits-RVforTBl 2 bits-NDIfor TB1 Ibit-MCS forTB2 5 bits-RV forTB2 2bits-NDIforTB2 Ibit-TPC command forPUCCH 2bits-DMRS indication Ibit-CRC 16bits这里提供了在不同TTI长度的情况下两级DCI方案1的编码速率(依据华为仿真的结果), 并比较了假设一定CCE聚合等级的不同TTI长度的开销。
假设58位传统单级DCI、38位慢DCI和38位快速DCI,则在假设QPSK调制和CCE大小为36RE的情况下,表2显示了不同聚 合等级的结果码率其他间接开销计算假设见表2-1表2:快速和慢速DCI (假设QPSK和36 RE CCE)的码率1 CCE2 CCE4 CCE8 CCELegacy single-level DCI0.792 (57/72)0.396 (57/144)0.198 (57/288)0.099 (57/576)Slow DCI0.514(37/72)0.257 (37/144)0.128 (37/72)0.064 (37/576)Fast DCI0.528 (38/72)0.264 (38/144)0.132 (38/72)0.066 (38/576)¥1 假设值参数假设值表2-1:假设7-symbol TTI0.0%-3.8%-6.8%-11.4%表5:方案1相对于子帧的传统单级DCI的控制开销减少(每个TTI中有3个UE)legacy single-level DCI's CCE level1 CCE2 CCE4 CCE8 CCEfast DCI s CCE level1 CCE1 or 2 CCE(average1.3 CCE)1,2 or 4 CCE(average2.6 CCE)1,2, 4 or 8 CCE(average5.2 CCE)2-symbol TTI0.0%-16.6%-22.5%-27.4%4 or 3-symbol TTI0.0%-12.3%-18.2%-23.9%7-symbol TTI0.0%-5.3%-9.3%-14.7%从表3-5可以看出:如果TTI长度为2个符号,则两级DCI方案1的开销为•与具有1CCE聚合等级的传统单级DCI相比,它不会减少控制开销。
•与传统的大于1CCE聚合等级的单级DCI相比,减少了8.1%〜27.4%的控制开销data transmission indicated by fast DCIslow DCI fast DCI fast DCI slow DCIsTTI两级DCI方案2:慢DCI用于多个sTTI调度,快速DCI用于一个sTTI在方案2中,慢DCI可用于调度多个sTTI上的多个传输,每个子帧最多更新一次如果需要, 可以使用快速DCI在一个sTTI上指示传输与单级DCI相比,即使单级DCI的负载大小与方案2中的fast DCI相似,fast DCI的开销也比 单级DCI小,因为fast DCI不需要在每个TTI中进行传输此外,单级DCI设计的缩短会限 制调度的灵活性,导致各种业务的吞吐量损失然而,方案2可以类似于用于非关键业务 传输的SPS调度支持短TTI的UE,如果需要则检测快速DC1,需要在非关键传输之前检测 慢速DCL此外,对于临界传输,方案2中也可以考虑唯一的快速DCI如果存在一些预先 定义的关键传输调度信息,则临界快速DCI的有效负载大小可以设计为与非临界快速DCI 相同的限制盲检测的有效负载大小。
如图2所示,在传统控制区域中携带慢DCI,并且每个 子帧最多传输一次在SPDCH区域携带快速DCI,并在需要时发送slow DCI and initial data transmissiondata transmission indicated by slow DCI图2:两级DCI方案2表6给出了两级DCI方案2的一个例子假设DCI格式为2,系统带宽为50个PRB,在FDD系 统中DCI的大小约为57位表6:方案2中DCI分离示例传统单级PDCCH (参考DCI format?) 总计57-60位Carrier indicator3 bitsResource allocation header1 bitResource block assignment11 bitsTPC command for PUCCH2 bitsHARQ Process3 bitsTransport block to codeword swap flag1 bitModulation and coding scheme for TB15 bitsNew data indicator for TB 11 bitRedundancy version for TB 12 bitsModulation and coding scheme for TB25 bitsNew data indicator for TB21 bitRedundancy version for TB22 bitsPrecoding information3 or 6bitsTTI length1 bitsCRC16bitsslow DCI (multiple sTTIs scheduling) Total 65-69bits-all the legacy single-level PDCCH bits-Prc-schcduling TTI bitmap 7bits-Resource indicator of fast DCI l-2bitsfast DCI (for uncritical transmission) Total 30 bits-Fast DCI content indicator Ibits-HARQ process number 3bits-MCS offset for TB1 2 bits -RVforTBl 2 bits-NDIfor TB1 Ibit-MCS offset for TB2 2 bits-RVfor TB2 2bits-NDIforTB2 Ibit-CRC 16bitsfast DCI (fbr critical transmission) Total 30 bits- Fast DCI content indicator Ibits-HARQ process number 3bits-MCS offset for TB1 2 bits-NDIforTB1 Ibit-MCS offset for TB2 2 bits-NDIforTB2 Ibit-TTI length Ibit-Resource allocation。
