好文档就是一把金锄头!
欢迎来到金锄头文库![会员中心]
电子文档交易市场
安卓APP | ios版本
电子文档交易市场
安卓APP | ios版本

EDA技术复习大纲.doc

20页
  • 卖家[上传人]:壹****1
  • 文档编号:465451435
  • 上传时间:2023-11-10
  • 文档格式:DOC
  • 文档大小:652.50KB
  • / 20 举报 版权申诉 马上下载
  • 文本预览
  • 下载提示
  • 常见问题
    • EDA 技术复习大纲1. 题型:填空,判断改错,编程题编程题、问答题,共100分2. EDA 、 FPGA 及 quartus 软件基础知识:如 quartus 相关文件的后缀名; quartus 软件使用常用命令,如管脚分配,编译,编程下载等3. 复习计数器、分频电路的设计、 7 段译码器设计、数字时钟、数字秒表的设计4. 编程题实体部分已经写好EDA 复习基础知识要点1. EDA 的概念EDA< 电子设计自动化)是现代电子设计技术的核心 EDA 就是依靠功能强大的电子计算机,在 EDA 工具软件平台上,对以硬件描述语言 HDL 为系统逻辑描述手段完成的设计文件,自动的完成逻辑编译、化简、分割、综合优化仿真,直至下载到可编程逻辑器件 CPLD/FPGA 或专用集成电路 ASIC 芯片中,实现既定的电子线路的功能2. EDA 的发展阶段CAD 是 EDA 技术发展的早期阶段,此阶段仅仅使用计算机进行辅助绘图工作CAE 是在 CAD 的工具逐步完善的基础上发展起来的,它开始用计算机将许多单点工具集成在一起使用20 世纪 90 年代电子技术的飞速发展促使现在的 EDA 技术的形成出现了 EDA 设计的概念,并发展至今天。

      3. EDA 设计流程① 设计准备②设计输入③设计处理④设计校验⑤器件编程⑥器件验证4. 设计输入的三种方式① 原理图方式②文本输入方式③波形输入方式5. 设计处理的步骤① 设计编译和检查 <信号线有无漏接,信号有无双重来源,关键词有无错误)② 优化设计和综合③ 适配和分割④ 布局和布线⑤ 生成编程数据文件6. 常用对应的后缀名① 原理图文件 .bdf② VHDL 语言文件 .vhd③ Verilog HDL 文件 .v④ 仿真波形文件 .vwf7. 可编程逻辑器件的分类①按集成密度分类可编程逻辑器件从集成密度上可分为低密度可编程逻辑器件 LDPLD 和高密度可编程逻辑器件 HDPLD 两类LDPLD 通常是指早期发展起来的、集成密度小于1000 门 /片左右的PLD 如 ROM 、PLA 、 PAL 和 GAL 等HDPLD 包括可擦除可编程逻辑器件EPLD

      目前集成度最高的 HDPLD 可达 5 亿晶体管 /片以上②按编程方式分类可编程逻辑器件的编程方式分为两类:一次性编程 OTP

      目前多数 FPGAPLD 按结构特点分为阵列型 PLD 和现场可编程门阵列型阵列型 PLD 的基本结构由与阵列和或阵列组成简单GAL 等)、 EPLD 和 CPLD 都属于阵列型 PLD FPGA 两大类PLD< 如 PROM 、 PLA 、 PAL和现场可编程门阵列型 FPGA 具有门阵列的结构形式,它有许多可编程单元块)排成阵列组成,称为单元型 PLD ⑤按其结构的复杂程度及性能的不同分类一般可分为四种: SPLD 、 CPLD 、 FPGA 及 ISP 器件<或称逻辑功能8.4 种不同的可编程逻辑器件①简单可编程逻辑器件

      其结构上不同于早期 SPLD 的逻辑门编程,而是采用基于乘积项技术和 E2PROM<或 Flash)工艺的逻辑块编程,不但能实现各种时序逻辑控制,更适合做复杂的组合逻辑电路③现场可编程门阵列

      它是一种采用了在系统可编程技术的PLD ,与传统编程技术的最大区别是它不使用编程器,而是通过下载电缆与计算机直接相连,用户在自己设计的目标系统中直接对器件编程这种全新的设计方法可以使可编程逻辑器件先装配后编程,成为产品后还可以反复编程,使生产维护和系统更新都发生了革命性的变化在系统编程是使用一根下载电缆一端连在计算机的并行打印口上,另一端接在装配了可编程逻辑器件的PCB 板上的插头中 <目前大都使用 JTAG 口),早期的PLD 是不支持 ISP 技术的,目前的CPLD 、 FPGA 都支持 ISP 技术可实现编程8. ISP 概念ISP

      ③ VHDL 有良好的可移植性④ 使用 VHDL 可以延长设计的生命周期⑤ VHDL 支持大规模设计的分解和已有设计的再利用⑥ VHDL 有利于保护知识产权1、 2. 基于 EDA 软件的 FPGA/CPLD设计流程为:原理图/HDL 文本输入→ ________→综合→适配→ __________ →编程下载→硬件测试A. 功能仿真B. 时序仿真C. 逻辑综合D. 配置3. IP 核在 EDA 技术和开发中具有十分重要的地位;提供用VHDL 等硬件描述语言描述的功能块,但不涉及实现该功能块的具体电路的IP 核为 __________ A.软IPB.固IPC.硬IPD. 全对4. 综合是 EDA 设计流程的关键步骤,在下面对综合的描述中,_________ 是错误的A. 综合就是把抽象设计层次中的一种表示转化成另一种表示的过程B. 综合就是将电路的高级语言转化成低级的,可与 FPGA / CPLD 的基本结构相映射的网表文件C. 为实现系统的速度、面积、性能的要求,需要对综合加以约束,称为综合约束D. 综合可理解为,将软件描述与给定的硬件结构用电路网表文件表示的映射过程,并且这种映射关系是唯一的 <即综合结果是唯一的)。

      5. 大规模可编程器件主要有 FPGA 、 CPLD 两类,其中 CPLD 通过 _______实现其逻辑功能A. 可编程乘积项逻辑 B. 查找表

      A. 一位热码编码C. 状态位直接输出型编码。

      点击阅读更多内容
      关于金锄头网 - 版权申诉 - 免责声明 - 诚邀英才 - 联系我们
      手机版 | 川公网安备 51140202000112号 | 经营许可证(蜀ICP备13022795号)
      ©2008-2016 by Sichuan Goldhoe Inc. All Rights Reserved.