
第4章习题及解答.docx
5页第4章习题及解答 第4章习题及解答 4.1 用门电路设计一个4线—2线二进制优先编码器编码器输入为3210A A A A ,3A 优先 级最高,0A 优先级最低,输入信号低电平有效输出为10Y Y ,反码输出电路要求加一G 输出端,以指示最低优先级信号0A 输入有效 题4.1 解:根据题意,可列出真值表,求表达式,画出电路图其真值表、表达式和电路 图如图题解4.1所示由真值表可知3210G A A A A = (a)0 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 0 1 0 0 11 0 1 01 0 1 11 1 0 01 1 0 11 1 1 01 1 1 1 00000000000000000000000000101010111110101 1010010 3A 2A 1A 0A 1Y 0Y G 真值表 1 Y 3A 2 A 1 A 0 Y G A 00 01 11 10 001 00011110 00000001101 1 1 3A 2 A 1A 0 A 03231 Y A A A A =+00 01 11 10 000 00011110 00101001110 3A 2 A 1A 0 A 132 Y A A =(b) 求输出表达式 (c) 编码器电路图 图 题解4.1 4.3 试用3线—8线译码器74138扩展为5线—32线译码器。
译码器74138逻辑符号如图 4.16(a )所示 题4.3 解:5线—32线译码器电路如图题解4.3所示 第4章习题及解答 4.1 用门电路设计一个4线—2线二进制优先编码器编码器输入为3210A A A A ,3A 优先 级最高,0A 优先级最低,输入信号低电平有效输出为10Y Y ,反码输出电路要求加一G 输出端,以指示最低优先级信号0A 输入有效 题4.1 解:根据题意,可列出真值表,求表达式,画出电路图其真值表、表达式和电路 图如图题解4.1所示由真值表可知3210G A A A A = (a)0 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 0 1 0 0 11 0 1 01 0 1 11 1 0 01 1 0 11 1 1 01 1 1 1 00000000000000000000000000101010111110101 1010010 3A 2A 1A 0A 1Y 0Y G 真值表 1 Y 3A 2 A 1 A 0 Y G A 00 01 11 10 001 00011110 00000001101 1 1 3A 2 A 1A 0 A 03231 Y A A A A =+00 01 11 10 000 00011110 00101001110 3A 2 A 1A 0 A 132 Y A A =(b) 求输出表达式 (c) 编码器电路图 图 题解4.1 4.3 试用3线—8线译码器74138扩展为5线—32线译码器。
译码器74138逻辑符号如图 4.16(a )所示 题4.3 解:5线—32线译码器电路如图题解4.3所示。
