好文档就是一把金锄头!
欢迎来到金锄头文库![会员中心]
电子文档交易市场
安卓APP | ios版本
电子文档交易市场
安卓APP | ios版本

移位寄存器实验总结移位寄存器实验总结精选八篇.docx

26页
  • 卖家[上传人]:I***
  • 文档编号:268917882
  • 上传时间:2022-03-21
  • 文档格式:DOCX
  • 文档大小:631.42KB
  • / 26 举报 版权申诉 马上下载
  • 文本预览
  • 下载提示
  • 常见问题
    •     移位寄存器实验总结移位寄存器实验总结精选八篇    篇一 :移位寄存器实验报告移位寄存器实验报告(一) 实验原理移位寄存器是用来寄存二进制数字信息并且能进行信息移位的时序逻辑电路根据移位寄存器存取信息的方式可分为串入串出、串入并出、并入串出、并入并出4种形式74194是一种典型的中规模集成移位寄存器,由4个RS触发器和一些门电路构成的4位双向移位寄存器该移位寄存器有左移,右移、并行输入数据,保持及异步清零等5种功能有如下功能表(三) 实验内容1. 按如下电路图连接电路十个输入端,四个输出端,主体为74194.2. 波形图参数设置:End time:2us Grid size:100ns波形说明:clk:时钟信号; clrn:置0s1s0:模式控制端 sl_r:串行输入端abcd:并行输入 qabcd:并行输出结论:clrn优先级最高,且低有效高无效;s1s0模式控制,01右移,10左移,00保持,11置数重载;sl_r控制左移之后空位补0或补13. 数码管显示移位(1)电路图(2)下载验证管脚分配:a,b,c,d:86,87,88,89 bsg[3..0]:99,100,101,102clk:122 clk0:125 clrn:95q[6..0]:51,49,48,47,46,44,43 s0,s1:73,72sl_r:82,83结论:下载结果与仿真结果一致,下载正确。

      一、 实验日志1.移位寄存器的实验真的挺纠结的,本来想用7449的,但是下载结果出现了错误,想到它在这个电路图中的功能比较单一,就自己写了一个my7449,终于对了五、思考题(1)简单说明移位寄存器的概念及应用情况?…… …… 篇二 :移位寄存器实验报告移位寄存器实验报告 4.24实验目的:(1)掌握移位寄存器的工作原理(2)综合移位寄存器数码扫描电路在实验板上下载,并验证结果(3)掌握电路仿真的基本方法移位寄存器的功能仿真:波形文件(信号输入):End time:2us gridsize:100ns异步清零仿真信号说明:Clk,clk1:时钟输入信号,clk频率应较高,clk1频率应较低 clrn:清零信号,二进制输入,低电平输入 sl 、sr:左移或者右移,二进制输入 s0、s1模式控制端,二进制输入;abcd:abcd输入端,输入四个二进制信号; qabcd:输出四个二进制信号 波形仿真的结论;仿真结果正确74194的逻辑功能正确,符合设计要求扫描电路图:管脚分配:思考题:(1)简单说明移位寄存器的概念及作用移位寄存器是用来寄存二进制数字信息且能进行信息移位的时序逻辑电路根据移位寄存器取信息的方式不同可分为串行串出、串入串出、并入串出、并入并出4种形式 移位寄存器可构成计数器,顺序脉冲发生器,串行累加器,串并转换,并串转换等(2)、仿真常规方法步骤是什么?有什么注意事项?仿真常规方法步骤:仿真常规步骤分为新建波形文件、添加仿真节点或者总线信号。

      输入仿真激励、启动仿真、结果分析注意事项:添加节点前设置好参数;添加节点或总线后信号整合与位置分配,不同类的信号要上下放置,时钟信号置顶,其他信号可以按照“异步控制—》同步控制—》数据输入”顺序向下放置,同一元件的控制信号就近放置;同一功能的控制信号就近放置先设置时钟等激励信号完成电路的初始状态,将时间轴划分为连续的时间段,一小段完成一小步实验内容,激励输入完成后立即生成波形并判断结果3)如何保存用户的仿真结果波形仿真结果出现后,点file->save current 对应选项即可保存,文件类型为.cvwf,或直接点击generate functional simulation netlist然后自动保存篇三 :实验一、线性移位寄存器实验报告实验一、实验报告姓名: 何璟 学号: 1208060099 实验日期:2014.10.8一、实验名称: 线性移位寄存器二、 实验目的1、2、3、4、 了解线性移位寄存器产生伪随机序列的原理 伪随机寄存器的软件实现 同一个反馈函数不同初始值下的输出序列 同一个初始值在不同反馈函数下的输出序列三、 实验基本方法用C语言编写一个32位线性移位寄存器,其输出的伪随机序列显示在屏幕上。

      四、 实验步骤1、 编程实现32位线性移位寄存器2、 观察输出序列前1000——2000位的随机性3、 改变反馈函数,再观察输出序列前1000——2000位的随机性4、 改变初始值,再观察输出序列前1000——2000位的随机性5、 将寄存器改成8位,找到一个m序列五、 实验结果1、 程序设计的思想,及程序原代码计算为随机序列按钮的程序代码void CSy1View::OnButton1(){// TODO: Add your control notification handler code hereunsigned int lfsr,fsc=0x94411889;// 反馈函数unsigned int t1,s,f,fs;int i,j,c0=0,c1=0; // 0和1个数UpdateData(TRUE);lfsr=m_shuru;m_ed="";fs=lfsr&fsc;for(i=0;i<2000;i++){fs=lfsr&fsc;t1=lfsr&0x80000000;if(t1==0){c0++;m_ed = m_ed+"0";…… …… 篇四 :移位寄存器实验报告移位寄存器实验报告姓名: 陈素 3120100621 学号: 专业:软件工程 课程名称:逻辑与计算机设计基础实验y实验时间: yyy-mm-dd 同组学生姓名: 张闻 指导老师: 实验地点:紫金港东4-509一、实验目的和要求掌握移位寄存器的工作原理及设计方法掌握串、并数据转换的概念与方法了解序列信号在CPU控制器设计中的应用二、实验内容和原理2.1 实验原理带并行置入的移位寄存器移位寄存器:每来一个时钟脉冲,寄存器中的数据按顺序向左或向右移动一位 必须采用主从触发器或边沿触发器不能采用电平触发器数据移动方式:左移、右移数据输入输出方式串行输入,串行输出串行输入,并行输出并行输入,串行输出串行输入的移位寄存器使用D触发器,可构成串行输入的移位寄存器2.2 标题<正文>第1页/共13页带并行输入的右移移位寄存器数据输入移位寄存器的方式:串行输入、并行输入串行输入S带并行输入的8位右移移位寄存器module shift_reg(clk, S, s_in, p_in, Q); input wire clk, S, s_in; input wire [7:0] p_in; output wire [7:0] Q; wire [7:0] D; wire nS;FD FDQ0(.C(clk), .D(D[0]), .Q(Q[0])), FDQ1(.C(clk), .D(D[1]), .Q(Q[1])), FDQ2(.C(clk), .D(D[2]), .Q(Q[2])), FDQ3(.C(clk), .D(D[3]), .Q(Q[3])), FDQ4(.C(clk), .D(D[4]), .Q(Q[4])), FDQ5(.C(clk), .D(D[5]), .Q(Q[5])), FDQ6(.C(clk), .D(D[6]), .Q(Q[6])), FDQ7(.C(clk), .D(D[7]), .Q(Q[7]));…… …… 篇五 :实验8 移位寄存器实验报告移位寄存器实验报告(一) 实验原理移位寄存器是用来寄存二进制数字信息并且能进行信息移位的时序逻辑电路。

      根据移位寄存器存取信息的方式可分为串入串出、串入并出、并入串出、并入并出4种形式74194是一种典型的中规模集成移位寄存器,由4个RS触发器和一些门电路构成的4位双向移位寄存器该移位寄存器有左移,右移、并行输入数据,保持及异步清零等5种功能有如下功能表(三) 实验内容1. 按如下电路图连接电路十个输入端,四个输出端,主体为74194.2. 波形图参数设置:End time:2us Grid size:100ns波形说明:clk:时钟信号; clrn:置0s1s0:模式控制端 sl_r:串行输入端abcd:并行输入 qabcd:并行输出结论:clrn优先级最高,且低有效高无效;s1s0模式控制,01右移,10左移,00保持,11置数重载;sl_r控制左移之后空位补0或补13. 数码管显示移位(1)电路图(2)下载验证管脚分配:a,b,c,d:86,87,88,89 bsg[3..0]:99,100,101,102 clk:122 clk0:125 clrn:95 q[6..0]:51,49,48,47,46,44,43 s0,s1:73,72 sl_r:82,83结论:下载结果与仿真结果一致,下载正确。

      篇六 :数电6实验报告--移位寄存器及其应用学生实验报告篇七 :实验五移位寄存器及其应用实验五 移位寄存器及其应用一、实验目的1、掌握中规模4位双向移位寄存器逻辑功能及使用方法2、熟悉移位寄存器的应用 — 实现数据的串行、并行转换和构成环形计数器二、实验原理1、移位寄存器是一个具有移位功能的寄存器,是指寄存器中所存的代码能够在移位脉冲的作用下依次左移或右移既能左移又能右移的称为双向移位寄存器,只需要改变左、右移的控制信号便可实现双向移位要求根据移位寄存器存取信息的方式不同分为:串入串出、串入并出、并入串出、并入并出四种形式 本实验选用的4位双向通用移位寄存器,型号为CC40194或74LS194,两者功能相同,可互换使用,其逻辑符号及引脚排列如图10-1所示图10-1 CC40194的逻辑符号及引脚功能其中 D0、D1 、D2 、D3为并行输入端;Q0、Q1、Q2、Q3为并行输出端;SR 为右移串行输入端,SL 为左移串行输入端;S1、S0 为操作模式控制端;CR为直接无条件清零端;CP为时钟脉冲输入端CC40194有5种不同操作模式:即并行送数寄存,右移(方向由Q0→Q3),左移(方向由Q3→Q0),保持及清零。

      S1、S0和CR端的控制作用如表10-12、移位寄存器应用很广,可构成移位寄存器型计数器;顺序脉冲发生器;串行累加器;可用作数据转换,即把串行数据转换为并行数据,或把并行数据转换为串行数据等本实验研究移位寄存器用作环形计数器和数据的串、并行转换1)环形计数器把移位寄存器的输出反馈到它的串行输入端,就可以进行循环移位, 如图10-2所示,把输出端 Q3 和右移串行输入端SR 相连接,设初始状态Q0Q1Q2Q3=1000,则在时钟脉冲作用下Q0Q1Q2Q3将依次变为0100→0010→0001→1000→??,如表10-2所示,可见它是一个具有四个有效状态的计数器,这种类型的计数器通常称为环形计数器图10-2 电路可以由各个输出端输出在时间上有先后顺序的脉冲,因此也可作为顺序脉冲发生器 图 10-2 环形计数器…… …… 篇八 :实验六 移位寄存器及其应用实验六 移。

      点击阅读更多内容
      关于金锄头网 - 版权申诉 - 免责声明 - 诚邀英才 - 联系我们
      手机版 | 川公网安备 51140202000112号 | 经营许可证(蜀ICP备13022795号)
      ©2008-2016 by Sichuan Goldhoe Inc. All Rights Reserved.