1、第一章第一章计算机经历的变化及计算机结构分类?计算机经历的变化及计算机结构分类? 计算经历的变化:计算经历的变化: 第一代:1946-1959,电子管计算机 第二代:1959-1964,晶体管计算机 第三代:1964-1975,小、中规模集成电路(SSI,MSI)计算机 第四代:1975-1990,大、超大规模集成电路(LSI,VISI)计算机 第五代:1990-200X,甚大规模集成电路(ULSI)计算机 第六代:200X-20XX,极大规模集成电路(ELSI)计算机 计算机结构分类计算机结构分类:冯诺依曼结构,哈佛结构第二章第二章各种数制(各种数制(2、8、10、16)之间的相互转换。)之间的相互转换。浮点数中的阶码浮点数中的阶码:浮点数的格式:N = M rEE:阶码 M:尾数 r:浮点数阶码的底阶码为纯整数,常用移码或补码表示。同一数值的移码和补码除最高位相反外,其他各位相同。字母与字符的编码通常采用什么码,各自有什么特点?字母与字符的编码通常采用什么码,各自有什么特点?ASCII 码:数字和英文字母都是按顺序排列的。汉字编码:汉字国标码:用两个字节表示(GB 码)汉字区位码:
2、输入码,区位码定长 4 位,前 2 位表示区号,后 2 位表示位号,区号和位号均用十进制数表示。汉字机内码:在计算机内部的编码。GB 码的机内码也是两个字长的代码,它是在相应 GB 码的每个字节最高位上加“1” 。奇偶校验码原理及实现方法。奇偶校验码原理及实现方法。奇偶校验码只能检出一位错,但无法给错误定位,不能纠正错误。奇偶校验实现的方法:由若干位有效信息(如一个字节) ,再加上一个二进制(校验位)的取值(0 或 1)将使整个校验码中“1”的个数为奇数或偶数。奇校验:整个校验码(有效信息和校验位)中“1”的个数为奇数。偶校验:整个校验码(有效信息和校验位)中“1”的个数为偶数。偶校验:D校= D7 D6 D5 D4 D3 D2 D1 D0奇校验:D校= D7 D6 D5 D4 D3 D2 D1 D0在接受端进行校验测试:偶校验:P = D校 D7 D6 D5 D4 D3 D2 D1 D0奇校验:P = D校 D7 D6 D5 D4 D3 D2 D1 D0P=0 无错,P=1 有错。第三章第三章什么叫指令?什么叫指令系统?什么叫指令?什么叫指令系统?指令指令是指示计算机执行某些操作的命
3、令,一台计算机的所有指令的集合构成该机的指令系 统,也称指令集。 指令系统指令系统是计算机的主要属性,位于硬件和软件的交界面上。分析常用的指令格式的特点?分析常用的指令格式的特点?指令的基本格式:按半字和字编址,那么的寻址范围各是多少?按半字和字编址,那么的寻址范围各是多少?假设某计算机字长为 32 位,存储容量为 4MB。1B=8b,4MB=32Mbb:bite 位。位。 B:Byte 字节,字节,1 字节字节=8 位。位。按字编址,寻址范围=32Mb,除以 32b=1M。按半字寻址,寻址范围=32Mb,除以 16b=2M。寄存器直接寻址方式的原理与特点?寄存器直接寻址方式的原理与特点?寄存器寻址指令的地址码部分给出某一个寄存器的编号,这个制定的寄存器中放着操作数。寄存器寻址指令的执行过程中所需要的操作数来源于寄存器,运算结果也写回到寄存器中。特点是:指令字长短,指令执行速度快,支持向量、矩阵运算。指令的寻址方式采用跳跃寻址方式的特点及其能实现的功能?指令的寻址方式采用跳跃寻址方式的特点及其能实现的功能?跳跃寻址需要通过程序转移类指令实现,其转移地址的形成方式有三种:直接(绝对) 、
4、相对、和间接寻址。其实现的功能是寻找转移的有效地址。变址寻址方式中什么是操作数的有效地址?变址寻址方式中什么是操作数的有效地址?变址寄存器 Rx 的内容与指令中给出的形式地址 A 相加,形成操作数有效地址。操作码字段地址码字段二地址指令中,操作数的物理位置的安排。二地址指令中,操作数的物理位置的安排。二地址指令类型名称操作数物理位置访问主存次数M-M存储器-存储器主存多次R-R寄存器-寄存器寄存器不访问R-M寄存器-存储器寄存器-主存一次RISC 指令系统的基本概念?指令系统的基本概念? 精简指令系统,中心思想是要求指令系统简化,尽量使用寄存器-寄存器操作指令,除去访 问指令外其他指令的操作均在单周期内完成,指令格式力求一致,寻址方式尽可能少,并 提高编译的效率,最终达到加快机器处理速度的目的。第四章第四章二进制数补码的表示及补码加减法计算。二进制数补码的表示及补码加减法计算。第五章第五章用容量小的用容量小的 SRAM 芯片(例如芯片(例如 8k8 位)构成的大容量存储器(例如位)构成的大容量存储器(例如 32K16位)位) ,并画出该存储器的组成逻辑框图。,并画出该存储器的组成逻辑框
5、图。ROM、EPROM、EEPROM、RAM 各自的用途及特点。各自的用途及特点。ROM(只读存储器):存储器的内容只能随机读出而不能写入。ROM 除了存放某些系统程 序(如 BIOS 程序)外,还用来存放专用的子程序,或用作函数发生器、字符发生器及微程 序控制器中的控制存储器。 (电源断电后存储的信息不会丢失) RAM(随机存取存储器):CPU 可以对存储器中德内容随机地存取,CPU 对任何一个存储 单元的写入和读出时间是一样的,即存取时间相同与所处的物理位置无关。主要用于主存, 也可用作高速缓冲存储器。 EPROM(可擦除可编程 ROM):可以有用户利用编程器写入信息,而且可以对其内容进行 更改。分为 EEPROM(电擦除)和 UVEPROM(紫外线擦除) 。EPROM 的编程次数有限,写 入时间过长。早期主板 BIOS 芯片多采用 EPROM。 EEPROM(电擦除):采用电气方法来进行擦除,在联机条件下既可以用字擦除方式擦除, 也可以用数据块擦除方式擦除。EEPROM 属于 EPROM 的一种。 常用的虚拟存储系统的组成,及其辅存构成?常用的虚拟存储系统的组成,及其辅存构成?
6、虚拟存储器由主存储器和联机工作的辅助存储器(通常称为磁盘存储器)共同组成。 DRAM 存储器为什么要刷新?刷新的方式有几种?存储器为什么要刷新?刷新的方式有几种?如何进行刷新?如何进行刷新? 为了维持 DRAM 记忆单元的存储信息,每隔一定时间必须刷新。 常见的刷新方式有集中式,分散式和异步式。 刷新通常是一行一行地进行的,每一行中各记忆单元同时被刷新,故仅需要行 地址,不需要列地址。由刷新控制电路中的刷新计数器产生行地址,刷新操作 类似于读出操作,但仅有信号RAS 双端口存储器能高速进行读双端口存储器能高速进行读/写的原因:写的原因:它拥有两个独立的读/写端口,每个读/写端口分别具有各自的地址线,数据线和控制线,可以对存储器中任何位置上 的数据进行独立的存取操作。 DRAM 芯片采用异步刷新时单元刷新间隔时间和刷新信号周期之间的关系。芯片采用异步刷新时单元刷新间隔时间和刷新信号周期之间的关系。第六章第六章运算器的功能及特点。运算器的功能及特点。功能: 执行所有的算术运算。执行所有的逻辑运算,并进行逻辑测试。 特点?:运算器受控制器的命令而进行动作指令和数据都以二进制代码存放在内存中,
7、指令和数据都以二进制代码存放在内存中,CPU 如何区分它们是指令还是数据?如何区分它们是指令还是数据? 指令和数据的区分:(1)从主存中取出的机器周期不同,取指周期取的是指令,分析取数 或执行周期取的是数据。 (2)取指令和取数据时地址的来源不同,指令地址来自程序计数 器 PC,数据地址来自地址形成部件 在微程序控制的计算机中,下一条要执行的微指令地址都有哪些可能的来源?各发生在什在微程序控制的计算机中,下一条要执行的微指令地址都有哪些可能的来源?各发生在什 么场合?么场合?P209 产生后继微指令地址的方法有两大基本类型:增量方式和断定方式。 机器加电后执行的第一条微指令的地址来自专门的硬件电路,控制实现取指令操作。当一 条指令取入指令寄存器 IR 中后,对操作码进行译码,得到相应指令的第一条微指令的地址。 用此地址从控制存储器中取出微指令,并放入微指令寄存器中。 断定方式是在执行微指令后,由微指令的下址字段指出下一条微指令的地址。 增量方式是将下一条微指令的地址放在微程序计数器中。如果顺序执行微指令,则将微程 序计数器中的现行微地址加 1,产生后继微地址。如果遇到转移类指令,则由
8、PC 与形成 转移微地址的逻辑电路组合成后继微地址。 根据数据通路,画出数据指令的指令周期流程图,并标出各微操作信号序列。根据数据通路,画出数据指令的指令周期流程图,并标出各微操作信号序列。CPU 主要包括什么功能模块。主要包括什么功能模块。 指令控制,操作控制,时间控制,数据加工。同步控制的概念:同步控制的概念:同步控制方式即固定时序控制方式,各项操作都有统一的时序信号控制, 在每个机器周期中产生统一数目的节拍点位和工作脉冲。在在 CPU 中如何进行指令暂存?中如何进行指令暂存?控制总线提供什么服务?控制总线提供什么服务?确定下一条微指令的地址,通常采用的断定方式,其基本思想是什么?确定下一条微指令的地址,通常采用的断定方式,其基本思想是什么? 断定方式又称下址字段法,在微程序控制器中不需要设置微程序计数器(PC) ,而是在微 指令格式中设置一个下址字段,用于指明下一条要执行的微指令地址。当一条微指令被取 出时,下一条微指令的地址就已获得,这相当于每条微指令都具有转移微指令的功能。微指令格式(结构,地址部分)微指令格式(结构,地址部分)微指令格式大体分成两类:水平型微指令和垂直型微指
9、令。第七章第七章计算机外设所指的设备是什么?计算机外设所指的设备是什么?输入输出设备、辅助存储器、终端设备、过程控制设备、脱机设备。磁盘存贮器的工作原理,其转速、记录面、毫米道数,每道记录信息字节数,最小磁道直磁盘存贮器的工作原理,其转速、记录面、毫米道数,每道记录信息字节数,最小磁道直 径、磁道数、磁盘数据传输率之间的关系,以及在已知其他参数的情况下如何求出磁盘数径、磁道数、磁盘数据传输率之间的关系,以及在已知其他参数的情况下如何求出磁盘数 据传输率。据传输率。CRT 的分辨率为、像素的颜色数、刷新存储器的容量三者之间的关系法及计算方法。的分辨率为、像素的颜色数、刷新存储器的容量三者之间的关系法及计算方法。第八章第八章中断的概念、过程、条件中断的概念、过程、条件 中断的概念:中断是指计算机执行现行程序时,系统中出现某些急需处理的异常情况和特 殊请求,CPU 暂时中止现行程序,而转去随机发生的更紧迫的事件进行处理,在处理完毕 后,CPU 将自动返回原来的程序继续执行。 中断的全过程可以大致分为中断请求、中断判优、中断响应、中断处理和中断返回 5 个阶 段。 中断的条件: 1.CPU 接收到中断请求信号。 2.CPU 运行中断。 3.一条指令执行完毕。在集中式总线仲裁中,各种方式的特点及优缺点。在集中式总线仲裁中,各种方式的特点及优缺点。 集中式总线控制有 3 种常见的优先权仲裁方式:链式查询方式、计数器定时查询方式和独 立请求方式。 特点?: 链式查询方式:离总线控制器最近的设备具有最高优先权。 优缺点:优缺点: 链式查询方式:优点是只用很少几根线就能按一定的优先次序来实现总线控制,并易于扩 充。缺点是对查询链的故障很敏感,查询的优先级是固定的。 计数器定时查询方式:优点是可以方便地改变优先次序,增加系统的灵活性,但控制线数 稍多。 独立请求方式:优点是响应时间快,然而这是以增加控制线数和硬件电路为代价的。此方 式对优先次序的控制也是相当灵活的,它可以预先固定,也可以通过程序来改变优先次序。总线的仲裁方式总线的仲裁方式 当多个主设备同时争用总线控制权时,由总线仲裁部件以优先权或公平策略进行仲裁,授 权于其中的
《呕心沥血计组整理不看必挂终极压轴白金卷》由会员ji****72分享,可在线阅读,更多相关《呕心沥血计组整理不看必挂终极压轴白金卷》请在金锄头文库上搜索。