电子文档交易市场
安卓APP | ios版本
电子文档交易市场
安卓APP | ios版本
换一换
首页 金锄头文库 > 资源分类 > PPT文档下载
分享到微信 分享到微博 分享到QQ空间

数字电路第四章四

  • 资源ID:74949467       资源大小:359.50KB        全文页数:27页
  • 资源格式: PPT        下载积分:16金贝
快捷下载 游客一键下载
账号登录下载
微信登录下载
三方登录下载: 微信开放平台登录   支付宝登录   QQ登录  
二维码
微信扫一扫登录
下载资源需要16金贝
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
如填写123,账号就是123,密码也是123。
支付方式: 支付宝    微信支付   
验证码:   换一换

 
账号:
密码:
验证码:   换一换
  忘记密码?
    
1、金锄头文库是“C2C”交易模式,即卖家上传的文档直接由买家下载,本站只是中间服务平台,本站所有文档下载所得的收益全部归上传人(卖家)所有,作为网络服务商,若您的权利被侵害请及时联系右侧客服;
2、如你看到网页展示的文档有jinchutou.com水印,是因预览和防盗链等技术需要对部份页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有jinchutou.com水印标识,下载后原文更清晰;
3、所有的PPT和DOC文档都被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;下载前须认真查看,确认无误后再购买;
4、文档大部份都是可以预览的,金锄头文库作为内容存储提供商,无法对各卖家所售文档的真实性、完整性、准确性以及专业性等问题提供审核和保证,请慎重购买;
5、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据;
6、如果您还有什么不清楚的或需要我们协助,可以点击右侧栏的客服。
下载须知 | 常见问题汇总

数字电路第四章四

1,Chapter 4 Combinational Logic Design Principles (组合逻辑设计原理),Basic Logic Algebra (逻辑代数基础) Combinational-Circuit Analysis (组合电路分析) Combinational-Circuit Synthesis (组合电路综合),Digital Logic Design and Application (数字逻辑设计及应用),2,Review of Switching Algebra (开关代数内容回顾),补充:同或(XNOR)、异或(XOR),Digital Logic Design and Application (数字逻辑设计及应用),3,Review of Switching Algebra (开关代数内容回顾),补充:同或、异或,Digital Logic Design and Application (数字逻辑设计及应用),4,Formula Minimization(公式法化简),并项法: 利用 A·B+A·B=A·(B+B)=A 吸收法: 利用 A+A·B=A·(1+B)=A 消项法: 利用 A·B+A·C+B·C = A·B+A·C 消因子法:利用 A+A·B = A+B 配项法: 利用 A+A=A A+A=1,Digital Logic Design and Application (数字逻辑设计及应用),5,4.2 Combinational-Circuit Analysis (组合电路分析),Get the Logic Expression or Truth Table from Logic Circuit (由逻辑电路图得出逻辑表达式或真值表),Digital Logic Design and Application (数字逻辑设计及应用),6,Exhausting Way (穷举法),(图410) 将全部输入组合加到输入端; 根据基本逻辑关系,从输入端到输出端,写出每一级门的输出; 根据最后输出结果列出真值表;,Digital Logic Design and Application (数字逻辑设计及应用),7,Algebra Way (代数法),(图411,12,13,14,15,16,17) 从输入端到输出端,逐级写出每一级门的输出逻辑式; 及时利用基本定理对逻辑式化简; 由最后输出端得到输出函数式;,Digital Logic Design and Application (数字逻辑设计及应用),8,Minimize Logic Function (化简逻辑函数),什么是最简,公式法化简 卡诺图化简,Digital Logic Design and Application (数字逻辑设计及应用),9,Karnaugh Maps(卡诺图表示逻辑函数), 真值表的图形表示,Digital Logic Design and Application (数字逻辑设计及应用),10,Karnaugh Maps(卡诺图表示逻辑函数),F = (A,B,C)(0,3,5,6),例:填写下面两个函数的卡诺图 F1 = (A,B,C) (1,3,5,7) F2(A,B,C) = A·C+B·C·D+B,Digital Logic Design and Application (数字逻辑设计及应用),11,卡诺图的特点,逻辑相邻性: 相邻两方格只有一个因子互为反变量 合并最小项 两个最小项相邻可消去一个因子 四个最小项相邻可消去两个因子 八个最小项相邻可消去三个因子 2n个最小项相邻可消去n个因子,Digital Logic Design and Application (数字逻辑设计及应用),12,两个最小项相邻 可消去一个因子,X·Y·Z + X·Y·Z = Y·Z,Digital Logic Design and Application (数字逻辑设计及应用),13,四个最小项相邻 可消去二个因子,Digital Logic Design and Application (数字逻辑设计及应用),14,A,D,八个最小项相邻 可消去三个因子,F1 = A·B·C+A·B·D+A·C·D+C·D+A·B·C+A·C·D,Digital Logic Design and Application (数字逻辑设计及应用),15,Karnaugh Maps Minimization (卡诺图化简),化简函数:F2 = (A,B,C,D) ( 0, 2, 3, 5, 7, 8, 10, 11, 13),A·B·D,B·C·D,B·C,B·D,1、填图,2、圈组,3、读图,得到结果,F2 = A·B·D+B·C·D+B·C+B·D,Digital Logic Design and Application (数字逻辑设计及应用),16,卡诺图化简步骤,填写卡诺图 可以先将函数化为最小项之和的形式 圈组:找出可以合并的最小项 组(圈)数最少、每组(圈)包含的方块数最多 方格可重复使用,但至少有一个未被其它组圈过 读图:写出化简后的乘积项 消掉既能为0也能为1的变量 保留始终为0或1的变量,乘积项: 0 反变量 1 原变量,Digital Logic Design and Application (数字逻辑设计及应用),17,圈组原则,圈1,得化简“与或式”所有的1必须圈定 圈0,得化简“或与式”所有的0必须圈定 每个圈中0或1的个数为 2i 个 a. 首先,保证圈组数最少 b. 其次,圈组范围尽量大 c. 每个圈组至少要有一个1或0未被其他组圈过,Digital Logic Design and Application (数字逻辑设计及应用),18,圈组步骤,先圈孤立的1格(0格) 再圈只能按一个方向合并的分组圈子尽量大 其余可任意方向合并 将每个圈组写成与项(或项),再进行逻辑加(乘),Digital Logic Design and Application (数字逻辑设计及应用),19,卡诺图法化简举例,F1 = (A,B,C,D) ( 0, 3, 4, 5, 6, 7, 9, 12, 14, 15) F2 = (A,B,C,D) ( 1, 5, 6, 7, 11, 12, 13, 15) F3 = (A,B,C,D) ( 0, 1, 3, 4, 5, 7) F4 = (A,B,C,D) ( 1, 2, 3, 5, 6, 7, 9, 10, 11, 13, 14),Digital Logic Design and Application (数字逻辑设计及应用),20,Several Concepts (几 个 概 念),A logic function P(X1,Xn) implies a logic function F(X1,Xn) if for every input combination such that P=1,then F=1 also. (对于逻辑函数 P(X1,Xn) 和 F(X1,Xn) ,若对任何使P=1的输入组合,也能使F为1,则称P隐含F,或者F包含P。),P1(A,B,C) = A·B·C F(A,B,C) = A·B + B·C P2(A,B,C) = B·C,P = A,B,C (1,3,6) F = A,B,C (1,3,5,6,7),Digital Logic Design and Application (数字逻辑设计及应用),21,Several Concepts (几 个 概 念),A prime implicant of a logic function F(X1,Xn) is a product term P(X1,Xn) that inplies F, such that if any variable is removed from P, then the resulting product term does not imply F. (逻辑函数 F(X1,Xn) 的主蕴含项 是隐含 F 的乘积项 P(X1,Xn) ,如果从 P 中移去任何变量,则所得的乘积项不隐含F。),F(A,B,C) = A·B·C + B·C + A·C = B·C + A·C,主蕴含项定理:最小和是主蕴含项之和,Digital Logic Design and Application (数字逻辑设计及应用),22,Several Concepts (几 个 概 念),蕴含项(implicant) :只包含1的一个矩形圈; 主蕴含项(prime implicant) :扩展到最大的蕴含项;,Digital Logic Design and Application (数字逻辑设计及应用),23,Several Concepts (几 个 概 念),Distinguished 1-cell (奇异“ 1 ”单元) An input combination that is covered by only one prime inplicant (仅被单一主蕴含项覆盖的输入组合),没有可能被重复 “圈”过的1单元,Digital Logic Design and Application (数字逻辑设计及应用),24,Several Concepts (几 个 概 念),Essential Prime Implicant (质主蕴含项) A prime implicant that covers one or more distinguished 1-cell (覆盖1个或多个奇异“1”单元的主蕴含项),Digital Logic Design and Application (数字逻辑设计及应用),25,Several Concepts (几 个 概 念),奇异“ 1 ”单元 仅被单一主蕴含项覆盖的输入组合,质主蕴含项 覆盖1个或多个奇异“1”单元的主蕴含项,圈组时应从合并奇异“1”单元开始,Digital Logic Design and Application (数字逻辑设计及应用),26,第4章作业(P231),Digital Logic Design and Application (数字逻辑设计及应用),4.14 (a)(e) 4.15 (b)(c) 4.39 4.42 4.43 4.47,27,A Class Problem ( 每课一题 ),将下列函数化为最简与或函数式 Y(A,B,C,D) =(2,3,7,8,11,14) 给定约束条件为,Digital Logic Design and Application (数字逻辑设计及应用),

注意事项

本文(数字电路第四章四)为本站会员(tian****1990)主动上传,金锄头文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即阅读金锄头文库的“版权提示”【网址:https://www.jinchutou.com/h-59.html】,按提示上传提交保证函及证明材料,经审查核实后我们立即给予删除!

温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




关于金锄头网 - 版权申诉 - 免责声明 - 诚邀英才 - 联系我们
手机版 | 川公网安备 51140202000112号 | 经营许可证(蜀ICP备13022795号)
©2008-2016 by Sichuan Goldhoe Inc. All Rights Reserved.