电子文档交易市场
安卓APP | ios版本
电子文档交易市场
安卓APP | ios版本
换一换
首页 金锄头文库 > 资源分类 > PPTX文档下载
分享到微信 分享到微博 分享到QQ空间

QuartusII原理图输入设计方法

  • 资源ID:330891623       资源大小:2.93MB        全文页数:17页
  • 资源格式: PPTX        下载积分:0金贝
快捷下载 游客一键下载
账号登录下载
微信登录下载
三方登录下载: 微信开放平台登录   支付宝登录   QQ登录  
二维码
微信扫一扫登录
下载资源需要0金贝
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
如填写123,账号就是123,密码也是123。
验证码:   换一换

 
账号:
密码:
验证码:   换一换
  忘记密码?
    
1、金锄头文库是“C2C”交易模式,即卖家上传的文档直接由买家下载,本站只是中间服务平台,本站所有文档下载所得的收益全部归上传人(卖家)所有,作为网络服务商,若您的权利被侵害请及时联系右侧客服;
2、如你看到网页展示的文档有jinchutou.com水印,是因预览和防盗链等技术需要对部份页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有jinchutou.com水印标识,下载后原文更清晰;
3、所有的PPT和DOC文档都被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;下载前须认真查看,确认无误后再购买;
4、文档大部份都是可以预览的,金锄头文库作为内容存储提供商,无法对各卖家所售文档的真实性、完整性、准确性以及专业性等问题提供审核和保证,请慎重购买;
5、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据;
6、如果您还有什么不清楚的或需要我们协助,可以点击右侧栏的客服。
下载须知 | 常见问题汇总

QuartusII原理图输入设计方法

QuartusIIQuartusIIQuartusIIQuartusII原原原原理图输入设计理图输入设计理图输入设计理图输入设计方法方法方法方法EDA EDA 技术实用教程技术实用教程 原理图输入设计方法原理图输入设计方法 1.1 1.1 设计流程设计流程 1. 1. 为本项工程设计建立文件夹为本项工程设计建立文件夹 假设本项设计的文件夹取名为假设本项设计的文件夹取名为adder,路径为:路径为:d:adder。 图图5-42 元件输入对话框元件输入对话框 原理图输入设计方法原理图输入设计方法 2. 2. 输入设计项目和存盘输入设计项目和存盘 图图5-43 将所需元件全部调入原理图编辑窗并连接好将所需元件全部调入原理图编辑窗并连接好 原理图输入设计方法原理图输入设计方法 3. 3. 将设计项目设置成可调用的元件将设计项目设置成可调用的元件 图图5-44 连接好的全加器原理图连接好的全加器原理图f_adder.bdf 原理图输入设计方法原理图输入设计方法 4. 4. 设计全加器顶层文件设计全加器顶层文件 图图5-45 f_adder.bdf工程设置窗工程设置窗 原理图输入设计方法原理图输入设计方法 5. 5. 将设计项目设置成工程和时序仿真将设计项目设置成工程和时序仿真 图图5-46 加入本工程所有文件加入本工程所有文件 原理图输入设计方法原理图输入设计方法 5. 5. 将设计项目设置成工程和时序仿真将设计项目设置成工程和时序仿真 图图5-47 全加器工程全加器工程f_adder的仿真波形的仿真波形 原理图输入设计方法原理图输入设计方法 5. 5. 将设计项目设置成工程和时序仿真将设计项目设置成工程和时序仿真 原理图输入设计方法原理图输入设计方法 1.2 1.2 应用宏模块的原理图设计应用宏模块的原理图设计 1. 1. 计数器设计计数器设计 图图5-48 含有时钟使能的两位十进制计数器含有时钟使能的两位十进制计数器 原理图输入设计方法原理图输入设计方法 1.2 1.2 应用宏模块的原理图设计应用宏模块的原理图设计 1. 1. 计数器设计计数器设计 图图5-49 两位十进制计数器工作波形两位十进制计数器工作波形 2. 2. 频率计主结构电路设计频率计主结构电路设计 图图5-50 两位十进制频率计顶层设计原理图文件两位十进制频率计顶层设计原理图文件 原理图输入设计方法原理图输入设计方法 1.2 1.2 应用宏模块的原理图设计应用宏模块的原理图设计 2. 2. 频率计主结构电路设计频率计主结构电路设计 图图5-51 两位十进制频率计测频仿真波形两位十进制频率计测频仿真波形 3. 3. 时序控制电路设计时序控制电路设计 图图5-52 测频时序控制电路测频时序控制电路 原理图输入设计方法原理图输入设计方法 原理图输入设计方法原理图输入设计方法 1.2 1.2 应用宏模块的原理图设计应用宏模块的原理图设计 3. 3. 时序控制电路设计时序控制电路设计 图图5-53 测频时序控制电路工作波形测频时序控制电路工作波形 4. 4. 顶层电路设计顶层电路设计 图图5-54 频率计顶层电路原理图频率计顶层电路原理图 原理图输入设计方法原理图输入设计方法 1.2 1.2 应用宏模块的原理图设计应用宏模块的原理图设计 4. 4. 顶层电路设计顶层电路设计图图5-55 频率计工作时序波形频率计工作时序波形 谢谢观看!谢谢观看!谢谢观看!谢谢观看!EDA EDA 技术实用教程技术实用教程

注意事项

本文(QuartusII原理图输入设计方法)为本站会员(早晚)主动上传,金锄头文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即阅读金锄头文库的“版权提示”【网址:https://www.jinchutou.com/h-59.html】,按提示上传提交保证函及证明材料,经审查核实后我们立即给予删除!

温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。

分享当前资源【QuartusII原理图输入设计方法】到朋友圈,您即可以免费下载此资源!
微信扫一扫分享到朋友圈
二维码
操作提示:任选上面一个二维码,打开微信,点击“发现”使用“扫一扫”,即可将选择的网页分享到朋友圈
您可能感兴趣的------------------------------------------------------------------------------------------------------



关于金锄头网 - 版权申诉 - 免责声明 - 诚邀英才 - 联系我们
手机版 | 川公网安备 51140202000112号 | 经营许可证(蜀ICP备13022795号)
©2008-2016 by Sichuan Goldhoe Inc. All Rights Reserved.