CPLD和FPGA的编程与配置
CPLDCPLDCPLDCPLD和和和和FPGAFPGAFPGAFPGA的编程与配置的编程与配置的编程与配置的编程与配置EDA技术实用教程 CPLDCPLD和和FPGAFPGA的编程与配置的编程与配置 表表3-3 图图3-46接口各引脚信号名称接口各引脚信号名称图图3-46 10芯下载口芯下载口 1.1 CPLD的的ISP方式编程方式编程 CPLDCPLD和和FPGAFPGA的编程与配置的编程与配置 图图3-47 CPLD编程下载连接图编程下载连接图 1.1 CPLD的的ISP方式编程方式编程 CPLDCPLD和和FPGAFPGA的编程与配置的编程与配置 图图3-48 多多CPLD芯片芯片ISP编程连接方式编程连接方式 1.2 使用使用PC并行口配置并行口配置FPGA CPLDCPLD和和FPGAFPGA的编程与配置的编程与配置 图图3-49 PS模式,模式,FLEX10K配置时序配置时序 1.2 使用使用PC并行口配置并行口配置FPGA 图图3-50 多多FPGA芯片配芯片配置电路置电路 1.2 使用使用PC并行口配置并行口配置FPGA CPLDCPLD和和FPGAFPGA的编程与配置的编程与配置 图图3-51 FPGA使用使用EPC配置器件的配置时序配置器件的配置时序 1.2 使用使用PC并行口配置并行口配置FPGA CPLDCPLD和和FPGAFPGA的编程与配置的编程与配置 图图3-52 FPGA的配置电路原理图的配置电路原理图(注,此图来自(注,此图来自Altera资料,中间一上资料,中间一上拉线应串拉线应串1K电阻)电阻) 1.3 用专用配置器件配置用专用配置器件配置FPGA 图图3-53 EPC2配置配置FPGA的电的电路原理图路原理图 1.4 使用单片机配置使用单片机配置FPGA CPLDCPLD和和FPGAFPGA的编程与配置的编程与配置 图图3-54 MCU用用PPS模式配置模式配置FPGA电路电路 1.4 使用单片机配置使用单片机配置FPGA CPLDCPLD和和FPGAFPGA的编程与配置的编程与配置 图图3-55 单片机使用单片机使用PPS模式配置时序模式配置时序 1.4 使用单片机配置使用单片机配置FPGA CPLDCPLD和和FPGAFPGA的编程与配置的编程与配置 图图3-56 用用89C52进行配置进行配置 1.5 使用使用CPLD配置配置FPGA CPLDCPLD和和FPGAFPGA的编程与配置的编程与配置 缺点缺点 1、速度慢,不适用于大规模和、速度慢,不适用于大规模和高可靠的高可靠的FPGA配置;配置;2、容量小,单片机引脚少,不、容量小,单片机引脚少,不适合接大的适合接大的ROM以存储较大的以存储较大的配置文件;配置文件;3、体积大,成本和功耗都不利、体积大,成本和功耗都不利于相关的设计。于相关的设计。 谢谢观看!谢谢观看!谢谢观看!谢谢观看!EDA技术实用教程