模拟电子技术第10章半导体存储器
电子技术至手中发制作季中发2005年1月第10章 半导体存储器学习要点 理解只读存储器的基本工作原理 掌握用 只读存储器进行逻样设计的方法 了解随机存里存储器的基本工作原理 了 解扩展存储器容量的 方法第10章 半导体存储器 10,只读存储器 10.2 随机存取存储器10-1 只读存储器存储器的分类RAM:在工作时既能从中读出(取出)信息,又能 随时写入(存入)信息,但断电后所存信息消失。ROM:在工作时只能从中读出信息,不能写入信息 ,且断电后其所存信息在仍能保持。ROM的分类掩膜ROM:不能改写。PROM:只能改写一次。EPROM:可以改写多次。WoW线(选择线)Do立线(数据线0Om-i /V数据输出地址存储矩阵4存储矩阵NXM读出电路地址译码器地址输入存储容量=字线数X位线数=NXM (位)a。地址译码器二极管与门阵列。=叱)+叱=44 +44=w + w, + w, = a A + A A, + A A/I/1 UI "I uQ=w + % = A4 + A4,)=叱+% = AA + A存储内容地址代码字线译码结果存储内容A|跖阴阴14)0010001010010100110110001001101100010101结合电路图及上表可以看出,接有二极管的交叉点存1,末 接二极管的交叉点存0。存储单元是存1还是存o,完全取决 于只读存储器的存储需要,设计和制造时已完全确定,不能 改变;而且信息存入后,即使断开电源,所存信息也不会消 失。所以,只读存储器又称为固定存储器。%=4a1_1_卬2=4至%=A A)11ID3 。2 D。()rD。接有三极管的交叉点存1,末接三极管的交叉点存0。接有场效应管的交叉点存1,末接场效应管的交叉点存0。) 1 的存储金字线熔断丝位线10.1.3 ROM的应用例 用ROM实现卜列一组逻辑函数。x =ABY2=AB + AC + BCY、= AB + BC + BC 匕=AC +BC +ABC解 (l)列真值表(2)选择合适的ROM,对照真值表画出逻 辑函数的阵列图。ABC%= ABC.W=ABCW2= ABC必=ABC.W4= ABC.W5= ABCW6= ABCW7= ABC& ),3)4地址译码济设工的取值范围为。15的正整数,则对应的 是4位二进制正整数,用3 = 8/2为晶表示。根据y=N可算出),的最大值是152=225,可以 用8位二进制数y=y7y6y5y4y3y2匕乙表示。由 此可列出Y= B2即y =炉的真值表。输入输出注& B,Bi %看 A打力匕十进制数000000000000000010000000110010000001004001 100001001901000001000016真01010001100125值01100010010136011 100110001491000010000006410010101000181101001100100100101 1011110011211 100100100001441 101101010011691 110110001001961 11 111100001225柞列国地址译码器0000 用)0001 %10010 必10011 %0100 也0101 怅1410110 %0111 %1000 W1001L1010 用 01011 VV)1.11100 用 2 ,.1101 阴3 ,_1110 叱4 ,:fl:1111叱5.fl11L吃几七匕%握八%3 2 1 O B3833、用ROM作字符发生器电10.2 随机存取存储器10.2.1 RAM的结构RAM是由许许多多的基本寄存器组合起来构成的大 规模集成电路。RAM中的每个寄存器称为一个字, 寄存器中的海位称为个存储单元。寄存卷的的数 (字数)与宝存/存他单元不数位数)的HI积, 叫做RAM的春按照RAM中寄存器位数的不同, RAM有多字1位和多字多位两种结构形式。在多字1 位结构中,每个寄存器都只有1位,例如一个容量为 1024X 1位的RAM,就是一个有1024个1位寄存器的 RAM。多字多位结构中,每个寄存器都有多位,例 如一个容量为256X4位的RAM,就是一个有256个4 位寄存器的RAM。地址码输入存储矩阵读/写控制电路片选-读/写控制0输入/输出容量为256X4 RAM的存储矩阵%X。X232根行选择线Q_&-Qc c(1 c 8根列选择线卜每根行选择线选择一行每根列选择线选择一个字列Y1 = l, X.= l,位于X2和Y1交叉处 的字单元可以进行读出或写入操作 ,而其余任何字单元都不会被选中01du歹Jo- OA 1配 0 12 3 4 A A A A A行译码器KI地址的选择通过地址译码器来实现。地址译码器由行译码器 和列译码器组成。行、列译码器的输出即为行、列选择线, 由它们共同确定欲选择的地址单元。256X4 RAM存储矩阵中,256个字需要8位地址码仆4。其中 高3位A&用于列译码输入,低5位44)用于行译码输入。A7-A()=0010001 Olbj-, 丫尸1、X2=l,选中X2和Y1交叉的字单元集成 2kB X 8 位 RAM6116A7 A6 A5 A4 A3 A2 A Ao Do ) D2 GNDAo:41。:地址码输入端,D。分 数码输出端。10.2.2 RAM容量的扩展I/O7I/O1024X 1RAM(7)A0A; - A9R/WCS位扩展I/O。IQ I/O1024X 1 RAM (0) A。A1Ao R/W CSI/O1024X 1RAM(1) A()AA9 R/W CS cs将地址线、读/写线和片选线对应地并联住说A AAq_ R/WA10 Au A|2