电子文档交易市场
安卓APP | ios版本
电子文档交易市场
安卓APP | ios版本
换一换
首页 金锄头文库 > 资源分类 > DOCX文档下载
分享到微信 分享到微博 分享到QQ空间

电子专业英语术语表

  • 资源ID:122077370       资源大小:33.47KB        全文页数:8页
  • 资源格式: DOCX        下载积分:2金贝
快捷下载 游客一键下载
账号登录下载
微信登录下载
三方登录下载: 微信开放平台登录   支付宝登录   QQ登录  
二维码
微信扫一扫登录
下载资源需要2金贝
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
如填写123,账号就是123,密码也是123。
支付方式: 支付宝    微信支付   
验证码:   换一换

 
账号:
密码:
验证码:   换一换
  忘记密码?
    
1、金锄头文库是“C2C”交易模式,即卖家上传的文档直接由买家下载,本站只是中间服务平台,本站所有文档下载所得的收益全部归上传人(卖家)所有,作为网络服务商,若您的权利被侵害请及时联系右侧客服;
2、如你看到网页展示的文档有jinchutou.com水印,是因预览和防盗链等技术需要对部份页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有jinchutou.com水印标识,下载后原文更清晰;
3、所有的PPT和DOC文档都被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;下载前须认真查看,确认无误后再购买;
4、文档大部份都是可以预览的,金锄头文库作为内容存储提供商,无法对各卖家所售文档的真实性、完整性、准确性以及专业性等问题提供审核和保证,请慎重购买;
5、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据;
6、如果您还有什么不清楚的或需要我们协助,可以点击右侧栏的客服。
下载须知 | 常见问题汇总

电子专业英语术语表

电子专业英语术语术语说明Architecture ( 结构 )可编程集成电路系列的通用逻辑结构。ASIC ( Application Specific Integrated Circuit ) 专用集成电路适合于某一单一用途的集成电路产品。ATE ( Automatic Test Equipment )自动测试设备能够自动测试组装电路板和用于莱迪思 ISP 器件编程的设备。BGA ( Ball Grid Array )球栅阵列以球型引脚焊接工艺为特征的一类集成电路封装。可以提高可加工性,减小尺寸和厚度,改善了噪声特性,提高了功耗管理特性。Boolean Equation 逻辑方程基于逻辑代数的文本设计输入方法。Boundary Scan Test 边界扫描测试板级测试的趋势。为实现先进的技术所需要的多管脚器件提供了较低的测试和制造成本。Cell-Based PLD 基于单元的可编程逻辑器件混合型可编程逻辑器件结构,将标准的复杂的可编程逻辑器件(CPLD)和特殊功能的模块组合到一块芯片上。CMOS ( Complementary Metal Oxide Semiconductor )互补金属氧化物半导体先进的集成电路加工工艺技术,具有高集成、低成本、低能耗和高性能等特征。CMOS 是现在高密度可编程逻辑器件(PLD)的理想工艺技术。CPLD ( Complex Programmable Logic Device )复杂可编程逻辑器件高密度的可编程逻辑器件,包含通过一个中央全局布线区连接的宏单元。这种结构提供高速度和可预测的性能。是实现高速逻辑的理想结构。理想的可编程技术是 E2CMOS?。Density密度表示集成在一个芯片上的逻辑数量,单位是门(gate)。密度越高,门越多,也意味着越复杂。Design Simulation设计仿真明确一个设计是否与要求的功能和时序相一致的过程。E2CMOS ( Electrically Erasable CMOS )电子可擦除互补金属氧化物半导体莱迪思专用工艺。基于其具有继承性、可重复编程和可测试性等特点,因此是一种可编程逻辑器件(PLD)的理想工艺技术。EBR ( Embedded Block RAM )嵌入模块RAM在 ORCA 现场可编程门阵列(FPGA)中的 RAM 单元,可配置成 RAM、只读存储器(ROM)、先入先出(FIFO)、内容地址存储器(CAM)等。EDA ( Electronic Design Automation )电子设计自动化即通常所谓的电子线路辅助设计软件。EPIC ( Editor for Programmable Integrated Circuit ) 可编程集成电路编辑器一种包含在 ORCA Foundry 中的低级别的图型编辑器,可用于 ORCA 设计中比特级的编辑。 电子专业英语术语术语说明Explore Tool探索工具莱迪思的新创造,包括 ispDS+HDL 综合优化逻辑适配器。探索工具为用户提供了一个简单的图形化界面进行编译器的综合控制。设计者只需要简单地点击鼠标,就可以管理编译器的设置,执行一个设计中的类似于多批处理的编译Fmax信号的最高频率。芯片在每秒内产生逻辑功能的最多次数。FAE ( Field Application Engineer ) 现场应用工程师在现场为客户提供技术支持的工程师Fabless能够设计,销售,通过与硅片制造商联合以转包的方式实现硅片加工的一类半导体公司。Fitter 适配器在将一个设计放置到目标可编程器件之前,用来优化和分割一个逻辑设计的软件。Foundry硅片生产线,也称为 fab。 FPGA(Field Programmable Gate Array现场可编程门阵列):高密度 PLD 包括通过分布式可编程阵列开关连接的小逻辑单元。这种结构在性能和功能容量上会产生统计变化结果,但是可提供高寄存器数。可编程性是通过典型的易失的 SRAM 或反熔丝工艺一次可编程提供的。 "Foundry" :一种用于ORCA 现场可编程门阵列(FPGA)和现场可编程单芯片系统(FPSC)的软件系统。FPGA现场可编程门阵列)含有小逻辑单元的高密度 PLD,这些逻辑单元通过一个分布式的阵列可编程开关而连接。这种体系结构随着性能和功能容量不同而产生统计上的不同结果,但是提供的寄存器数量多。其可编程性很典型地通过易失 SRAM 或者一次性可编程的反熔丝来体现。FPSC ( Field Programmable SystemonaChip )现场可编程单芯片系统新一代可编程器件用于连接 FPGA 门和嵌入的 ASIC 宏单元,从而形成一芯片上系统的解决方案。GAL ( Generic Array Logic ) 通用阵列逻辑由莱迪思半导体公司发明的低密度器件系统。Gate 门最基本的逻辑元素,门数越多意味着密度越高。Gate Array 门阵列通过逻辑单元阵列连接的集成电路。由生产厂家定制,一般会导致非再生工程(NRE)消耗和一些设计冗余。 GLB ( Generic Logic Block ) 通用逻辑块 莱迪思半导体的高密度 ispPSI器件的标准逻辑块。每一个 GLB 可实现包含输入、输出的大部分逻辑功能。GRP ( Global Routing Pool ) 全局布线池专有的连接结构。能够使 GLBs 的输出或 I/O 单元输入与 GLBs 的输入连接。莱迪思的 GRP 提供快速,可预测速度的完全连接。电子专业英语术语术语说明High Density PLD 高密度可编程逻辑器件超过 1000 门的 PLDI/O Cell ( Input/Output Cell ) 输入/输出单元)从器件引脚接收输入信号或提供输出信号的逻辑单元。ISPTM ( In-System Programmability) 在系统可编程由莱迪思首先推出,莱迪思 ISP 产品可以在系统电路板上实现编程和重复编程。ISP 产品给可编程逻辑器件带来了革命性的变化。它极大地缩短了产品投放市场的时间和产品的成本。还提供能够对在现场安装的系统进行更新的能力。ispATETM完整的软件包使自动测试设备能够实现:1)利用莱迪思 ISP 器件进行电路板测试2)编程 ISP 器件。ispVM EMBEDDEDTM莱迪思半导体专用软件由 C 源代码算法组成,用这些算法来执行控制编程莱迪思 ISP 器件的所有功能。代码可以被集成到用户系统中,允许经由板上的微处理器或者微控制器直接编程 ISP 器件。ispDaisy Chain Download Software ( isp菊花链下载软件)莱迪思半导体专用器件下载包,提供同时对多个在电路板上的器件编程的功能。ispDSTM莱迪思半导体专用基于 Windows 的软件开发系统。设计者可以通过简单的逻辑公式或莱迪思 - HDL 开发电路,然后通过集成的功能仿真器检验电路的功能。整个工具包提供一套从设计到实现的方便的、低成本和简单易用的工具。ispDS+TM莱迪思半导体兼容第三方HDL综合的优化逻辑适配器,支持PC和工作站平台。IspDS+ 集成了第三方 CAE 软件的设计入口和使用莱迪思适配器进行验证,由此提供了一个功能强大、完整的开发解决方案。第三方 CAE 软件环境包括:Cadence, Date I/O-Synario,Exemplar Logic,ISDATA, Logical Devices,Mentor Graphics,OrCAD, Synopsys,Synplicity 和 Viewlogic。ispGAL具有在系统可编程特性的 GAL 器件ispGDSTM莱迪思半导体专用的 ISP 开关矩阵被用于信号布线和 DIP 开关替换。ispGDXTMISP 类数字交叉点系列的信号接口和布线器件。ispHDLTM莱迪思开发系统,包括功能强大的 VHDL 和 Verilog HDL 语言和柔性的在系统可编程。完整的系统包括:集成了 Synario, Synplicity 和 Viewlogic 的综合工具,提供莱迪思 ispDS+ HDL 综合优化逻辑适配器。ispLSI 莱迪思性能领先的 CPLD 产品系列的名称。世界上最快的高密度产品,提供非易失的,在系统可编程能力和非并行系统性能。电子专业英语术语术语说明ispPAC 莱迪思唯一的可编程模拟电路系列的名称。世界上第一个真正的可编程模拟产品,提供无与伦比的所见即所得(WYSIYG)逻辑设计结果。ispSTREAMTMJEDEC 文件转化为位封装格式,节省原文件1/8 的存储空间。ispTATM莱迪思静态时序分析器,是 ispDS+ HDL 综合优化逻辑适配器的组成部分。包括所有的功能。使用方便,节省了大量时序分析的代价。设计者可以通过时序分析器方便地获得任何莱迪思 ISP 器件的引脚到引脚的时序细节。通过一个展开清单格式方便地查看结果。ispVHDLTM莱迪思开发系统。包括功能强大的 VHDL 语言和灵活的在系统可编程。完整的系统工具包括 Synopsys,Synplicity 和 Viewlogic,加上 ispDS+ HDL 综合优化逻辑适配器。ispVM System莱迪思半导体第二代器件下载工具。是基于能够提供多供应商的可编程支持的便携式虚拟机概念设计的。提高了性能,增强了功能。JEDEC file JEDEC 文件用于对 ispLSI 器件编程的工业标准模式信息。JTAG ( Joint Test Action Group ) 联合测试行动组一系列在主板加工过程中的对主板和芯片级进行功能验证的标准。Logic 逻辑集成电路的三个基本组成部分之一:微处理器内存和逻辑。逻辑是用来进行数据操作和控制功能的。Low Density PLD 低密度可编程逻辑器件小于1000 门的 PLD,也称作 SPLD。LUT ( Look-Up Table ) 查找表)一种在 PFU 中的器件结构元素,用于组合逻辑和存储。基本上是静态存储器(SRAM)单元。Macrocell ( 宏单元 )逻辑单元组,包括基本的产品逻辑和附加的功能:如存储单元、通路控制、极性和反馈路径。MPI ( Microprocessor Interface ) 微处理器接口)ORCA 4 系列 FPGA 的器件结构特征,使 FPGA 作为随动或外围器件与 PowerQUIC mP 接口。OLMC ( Output Logic Macrocell ) 输出逻辑宏单元D 触发器,在输入端具有一个异或门,每一个 GLB 输出可以任意配置成组合或寄存器输出。ORCA ( Optimized Reconfigurable Cell Array ) 经过优化的可被重新配置的单元阵列)一种莱迪思的 FPGA 器件ORP ( Output Routing Pool ) 输出布线池)ORP 完成从 GLB 输出到 I/O 单元的信号布线。I/O 单元将信号配置成输出或双向引脚。这种结构在分配、锁定 I/O 引脚和信号出入器件的布线时提供了很大的灵活性。

注意事项

本文(电子专业英语术语表)为本站会员(工****)主动上传,金锄头文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即阅读金锄头文库的“版权提示”【网址:https://www.jinchutou.com/h-59.html】,按提示上传提交保证函及证明材料,经审查核实后我们立即给予删除!

温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




关于金锄头网 - 版权申诉 - 免责声明 - 诚邀英才 - 联系我们
手机版 | 川公网安备 51140202000112号 | 经营许可证(蜀ICP备13022795号)
©2008-2016 by Sichuan Goldhoe Inc. All Rights Reserved.